<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 基于A(yíng)D9852的雷達回波模擬器設計

基于A(yíng)D9852的雷達回波模擬器設計

作者: 時(shí)間:2014-05-11 來(lái)源:網(wǎng)絡(luò ) 收藏

3 系統設計

本文引用地址:http://dyxdggzs.com/article/246641.htm

3.1 系統組成

 

 

3.2 工作原理

如圖5所示,17.5 MHz基準信號經(jīng)直接數字頻率合成器(,采用)輸出70 MHz+fd的目標回波模擬信號,輸出經(jīng)脈沖調制器(采用MINI公司RSW-2-25P)形成目標回波信號St(t)??刂艱SP通過(guò)總線(xiàn)(BUS)設置回波信號的遲延和輸出信號的多普勒頻率。

遲延電路組成如圖6所示。XTT=1時(shí)電路正常工作,距離同步基準信號R0的前沿使觸發(fā)器DFF翻轉,輸出高電平信號令12位計數器退出清零狀態(tài)開(kāi)始對17 MHz時(shí)鐘計數。計數值的高10位(T0-9)與10位遲延時(shí)間鎖存器的值DE0-9進(jìn)行比較,二者相等時(shí)輸出寬度為0.228 6μs的負脈沖PUL。計數器的進(jìn)位信號RCO經(jīng)反相后使觸發(fā)器復位。譯碼器對輸入的A6、A7、CS、WR信號譯碼,產(chǎn)生鎖存器的數據鎖存信號W0、W1。XTT信號為0時(shí),電路關(guān)閉,無(wú)PUL信號輸出。HOLD供使用,同時(shí)對數據總線(xiàn)信號D0-7、WR、RD進(jìn)行驅動(dòng)后供使用。

 

 

3.3 系統參數

距離遲延范圍為0.23~233.8μs;fd頻率范圍:+400 kHz;頻率分辨為<5 Hz;衰減控制范圍為>70 dB。

3.4 芯片的優(yōu)缺點(diǎn)

DDS芯片的優(yōu)點(diǎn)主要體現在:輸出頻率相對、帶寬較寬頻率轉換時(shí)間短、頻率分辨率極高、相位變化連續等。輸出頻率帶寬為采樣頻率的50%。DDS是一個(gè)開(kāi)環(huán)系統,無(wú)任何反饋環(huán)節,這使得DDS的頻率轉換時(shí)間極短。若時(shí)鐘的頻率不變,DDS的頻率分辨率就是由相位累加器的位數N決定。只要增加相位累加器的位數N即可獲得任意小的頻率分辨率。改變DDS輸出頻率,實(shí)際上改變的每一個(gè)時(shí)鐘周期的相位增量,相位函數的曲線(xiàn)是連續的,只是在改變頻率的瞬間其頻率發(fā)生了突變,因而保持了信號相位的連續性。

另外,只要在DDS的波形存儲器存放不同波形數據,就可以實(shí)現各種波形輸出,如三角波、鋸齒波和矩形波甚至是任意的波形。由于DDS中幾乎所有部件都屬于數字電路,易于集成、功耗低、體積小、重量輕、可靠性高,且易于程控,使用靈活,因此性?xún)r(jià)比較高。

DDS芯片存在的缺陷,主要表現在輸出頻帶范圍有限、輸出雜散大。

由于DDS內部數模轉換器(DAC)和波形存儲器(ROM)的工作速度限制,使得DDS輸出的最高頻有限。由于DDS采用全數字結構,不可避免地引入了雜散。其來(lái)源主要有3個(gè):相位累加器相位舍位誤差造成的雜散;幅度量化誤差造成的雜散和DAC非理想特性造成的雜散。

4 結束語(yǔ)

在DDS原理的基礎上,提出了一種基于DDS芯片的雷達回波模擬器設計。該設計在實(shí)際運用中能夠穩定地產(chǎn)生所需要的回波。而且,由于DDS芯片所具有的優(yōu)點(diǎn),使得其簡(jiǎn)單方便易于操作。隨著(zhù)低價(jià)格、高時(shí)鐘頻率、高性能的新一代DDS芯片問(wèn)世,它將在更新領(lǐng)域得到更廣泛的應用。

模擬信號相關(guān)文章:什么是模擬信號


塵埃粒子計數器相關(guān)文章:塵埃粒子計數器原理
鎖相環(huán)相關(guān)文章:鎖相環(huán)原理

上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: DDS AD9852

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>