基于MC9S08GB60的MT-ZigBee硬件平臺的設計
2.2.3 MC13192無(wú)線(xiàn)射頻通信模塊設計
射頻電路的設計是硬件設計中最為復雜的部分。這一部分對PCB的材質(zhì)、電阻電容的精度、電路的走線(xiàn)等都有很高的要求,其參數選擇的好壞直接影響到射頻電路的質(zhì)量。
射頻電路的設計是參考Freescale,Microchip等公司給出的參考樣例進(jìn)行設計開(kāi)發(fā)的。
(1)MC13192支撐電路的設計。MC13192的支撐電路包括電源電路,濾波電路和晶振電路,其邏輯連接如圖4所示。VBATT和VDDINT是電源輸入引腳,MC13192的正常工作電壓為2.0~3.6 V,必須接一個(gè)4.7μF的穩壓電容。VDDA,VDDL01和VDDL02為經(jīng)過(guò)整流的模擬電壓,必須旁接一個(gè)100 nF的濾波電容。VDD為經(jīng)過(guò)內部整流的數字電壓,旁接一個(gè)220 pF的濾波電容。VDDVCO為VCO電路供電,同樣必須旁接一個(gè)220 pF的電容。XTAL1和XTAL2外接16 MHz的專(zhuān)用于2.4 GHz射頻電路的晶振,其旁路電容為1O pF。
(2)天線(xiàn)電路的設計。用于2.4 GHz射頻電路的天線(xiàn)有3種類(lèi)型:外接直立天線(xiàn)、PCB天線(xiàn)和片式天線(xiàn)。外接直立天線(xiàn)的性能最好,但體積過(guò)大,只能用于對體積無(wú)要求的場(chǎng)合;片式天線(xiàn)采用集成電路來(lái)實(shí)現,性能一般,而且很難根據實(shí)際調整性能;PCB天線(xiàn)具有體積優(yōu)勢,但是對設計和PCB布線(xiàn)要求高,在無(wú)線(xiàn)傳感器網(wǎng)絡(luò )的硬件平臺上應用最多。
圖5為天線(xiàn)電路的原理圖。RFIN-和RFIN+為接收通道,2個(gè)18 pF的電容過(guò)濾掉高頻干擾信號,而0.5 pF的電容能防止共扼干擾。PAO-和PAO+為發(fā)送通道,這兩個(gè)管腳和VDDA連在一起,給發(fā)送通道提供必要的能量。
3 MIT-ZigBee硬件平臺的模塊測試
在完成硬件電路設計后,必須對各模塊的硬件電路進(jìn)行測試,以保證硬件電路的可靠性。對于整塊的硬件電路,應該按模塊分別焊接、調試,并逐模塊調試通過(guò)后再聯(lián)合起來(lái)一起調試。在硬件PCB設計時(shí)需要預留出一定的測試節點(diǎn),以便以后測量使用。
MT-ZigBee主要模塊的基本測試流程如下:
(1)電源模塊測試。在空的PCB電路板上首先將電源模塊的相關(guān)元器件焊接好,上電后直接利用萬(wàn)用表測量電源的輸出點(diǎn),看是否得到要求的電壓值,以保證其他模塊能正常工作。
(2)微控制器部分測試。當電源模塊工作正常后,就需要測試GB60是否正常工作。對于MCU的測試主要就是通過(guò)BDM燒寫(xiě)器與GB60通信,看是否能進(jìn)行正常的擦除與寫(xiě)入操作。若無(wú)法正常工作,則首先就應該仔細核對MCU支撐電路及電阻、電容的值是否正確,特別是晶振電路部分。GB60含有4 MHz的內部時(shí)鐘源,且外圍電路很少,所以比較容易調試通過(guò)。
(3)MC13192模塊測試。對于MC13192射頻模塊的測試,主要是通過(guò)讀寫(xiě)其內部的寄存器和緩沖區來(lái)進(jìn)行測試的。
(4)其他外圍模塊測試。串行通信(SCI)是通過(guò)PC實(shí)現基本的收發(fā);測試小燈模塊,主要通過(guò)MCU將相應的I/O口置不同的值,看是否能點(diǎn)亮對應的小燈;測試液晶LCD模塊,看是否在液晶上顯示指定的字符。
4 結 語(yǔ)
這里主要為ZigBee協(xié)議棧的實(shí)現提供了相應的硬件平臺設計。在MT-ZigBee平臺硬件芯片選型的基礎上,給出硬件平臺的整體框架,闡述了硬件平臺電源電路、GB60與MC13192接口電路和MC13192射頻模塊的詳細設計。最后,還對MT-ZigBee硬件平臺進(jìn)行了各個(gè)模塊的測試。由于篇幅有限,實(shí)現ZigBee技術(shù)相關(guān)的底層協(xié)議棧設計和具體驗證協(xié)議??捎眯缘膽脤?shí)例在此中沒(méi)有介紹。
評論