<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 6核DSP加快LTE配置級別及下一代無(wú)線(xiàn)標準

6核DSP加快LTE配置級別及下一代無(wú)線(xiàn)標準

作者: 時(shí)間:2009-01-09 來(lái)源:網(wǎng)絡(luò ) 收藏
下一代的無(wú)線(xiàn)通信標準在提供高數據速率的同時(shí),對系統成本、數字信號處理能力提出了更高的要求。飛思卡爾半導體公司推出的6核 MSC8156采用SC3850 StarCore 內核和45nm工藝,處理能力高達48000MMACS,是4核 MSC8144處理性能的兩倍,2個(gè)用于在系統存儲器和處理器內核間傳送數據的主總線(xiàn)的吞吐量高達50Gbps,可大幅提高無(wú)線(xiàn)寬帶基站設備功能,并提供主流及最新網(wǎng)絡(luò )配置所要求的靈活性、集成性及經(jīng)濟性。



強勁的內核

每個(gè)StarCore DSP SC3850內核的時(shí)鐘頻率為1GHz,每個(gè)內核都有4個(gè)ALU,每個(gè)ALU具有2個(gè)16×16 MAC,在1GHz頻率下,每個(gè)ALU每秒可執行80億次乘累加操作,即8000(MMACS),使MSC8156的總處理能力高達48000MMACS。每個(gè)內核具有32KB的8-way L1指令緩存、32KB的8-way L1數據緩存、512KB的8-way L2統一的指令/數據緩存(可配置成M2存儲器)、存儲器管理單元(MMU)、增強的可編程中斷控制器(EPIC)、調試和分析單元(DPU)、2個(gè)32位定時(shí)器。處理器的內核電壓為1V,I/O電壓為1.0V、1.5 V、1.8V和2.5V。

MSC8156在6次迭代的Turbo編碼時(shí)的性能為200Mbps,在K=9(zero tail)的Viterbi編碼時(shí)的性能為115Mbp,在執行128、256、512、1024或2048點(diǎn)的FFT/iFFT變換時(shí)的采樣率為每秒3.5億次,1536點(diǎn)的DFT/iDFT變換時(shí)的采樣率為每秒1.75億次。

豐富的集成資源

MSC8156內部集成了32通道的DMA控制器;2個(gè)時(shí)鐘為400MHz的DDR控制器;2個(gè)頻率高達500MHz的RISC內核QUICC引擎可獨立于DSP內核實(shí)現并行的包處理;1056KB共享的M3存儲器;2個(gè)DDR控制器;2個(gè)serial RapidIO接口;2個(gè)千兆位以太網(wǎng)控制器;1個(gè)PCI-Express控制器;4個(gè)256通道時(shí)分復用(TDM)接口;1個(gè)16位雙向通道DMA控制器;1個(gè)SPI接口;1個(gè)UART接口和I2C接口;支持2個(gè)4x SerDes端口的HSSI;4個(gè)TDM接口,UART和I2C接口;8個(gè)軟件看門(mén)狗定時(shí)器;16個(gè)16位定時(shí)器;8個(gè)硬件信號量;32個(gè)可復用接口信號和IRQ輸入的端口;3個(gè)輸入時(shí)鐘和5個(gè)PLL,符合IEEE標準的JTAG測試接入端口(TAP)和邊界掃描架構,有等待、停止和斷電三種低功耗待機模式,優(yōu)化的電源管理電路。

MSC8156DSP針對基帶(稱(chēng)為MAPLE-B)提供的在線(xiàn)多加速器平臺引擎技術(shù),與6個(gè)完全可編程的DSP內核一起操作,以支持3G-、TDD-、TD-SCDMA和WiMAX標準,并且達到HSPA和HSPA+的碼速率。在單個(gè)平臺上實(shí)現多標準功能,就不再需要根據不同基站標準重新設計硬件,因此該器件可在宏(Macro)基站、微(Micro)基站和微微(Pico)基站的不同尺寸之間進(jìn)行擴展。MAPLE-B包括Turbo、 Viterbi、FFT及DFT處理引擎和兩個(gè)可配置RISC引擎,這些引擎以后可以重新編程,以滿(mǎn)足更新需求。


關(guān)鍵詞: DSP LTE

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>