<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 一種基于FPGA的驅動(dòng)接口電路的設計

一種基于FPGA的驅動(dòng)接口電路的設計

作者: 時(shí)間:2011-10-17 來(lái)源:網(wǎng)絡(luò ) 收藏

 結合AD7862的轉換速度, FPGA選擇10MH z的處理時(shí)鐘。對于整個(gè)轉換過(guò)程的控制用一個(gè)狀態(tài)機來(lái)完成, 狀態(tài)機分為12 個(gè)狀態(tài)( idle, convert1, busy1, reada1, w ait1, reada2,sw apchna,l convert2, busy2, readb1, w ait2, readb2), 其中idle狀態(tài)為空閑等待轉換狀態(tài); convert1指示第一次轉換啟動(dòng)狀態(tài);busy1指示第一次轉換狀態(tài); reada1狀態(tài)下讀取VA1; wait1狀態(tài)為讀取VA1和VA2之間的等待狀態(tài); reada2狀態(tài)下讀取VA2; sw apchnal狀態(tài)指示交換到另一個(gè)通道進(jìn)行轉換;convert2指示第二次轉換啟動(dòng)狀態(tài); 剩余狀態(tài)和前面的類(lèi)似,只不過(guò)是針對VB1 和VB2 而言。設計代碼如下( 只描述VA1和VA2的部分, 剩下的類(lèi)似):

  process( clkdiv4, nrst)

  beg in

  if nrst = ‘0’ then

  adc_state = id le;

  e lsif( r ising _edge( clkd iv4) ) then

  case adc_state is

  when idle= >

  ada0 = '0' ;

  adconv = '1';

  adncs = '1';

  adnrd = '1';

  clkcnt = 0;

  if( start= ‘1’) then

  adc_state = convert1;

  end if;

  w hen convert1= >

  ada0 = '0';

  adconv = '0' ;

  if( adbusy= '1') then

  adc_state = busy1;

  end if;

  w hen busy1= >

  adconv = '1';

  if( adbusy= '0') then

  adc_state = reada1;

  end if;

  when reada1= >

  if ( c lkcnt= 2) then

  addataa1 = 0000 adda tain;

  end if;

  if( c lkcnt= 4) then

  adc_state = w a it1;

  adncs = '1';

  adnrd = '1';

  clkcnt = 0;

  else

  clkcnt = c lkcnt+ 1;

  adncs = '0';

  adnrd = '0';

  end if;

  when wait1= >

  adc_state = reada2;

  when reada2= >

  if ( c lkcnt= 2) then

  addataa2 = 0001 adda tain;

  end if;

  3設計電路的仿真驗證

  最終設計用Quartus 2 軟件編譯綜合后在板上測試,FPGA 接口電路接受到的轉換數據傳給DSP芯片, 然后將DSP受到的數據用實(shí)時(shí)監控軟件顯示。圖3是給AD 輸入端加50 H z的正弦波信號(同時(shí)對其中三個(gè)輸入端加信號), 監控軟件顯示的波形。


圖3 軟件顯示波形圖。

  從圖3波形圖可以看出, 接口驅動(dòng)電路成功的控制了AD7862芯片的采樣過(guò)程, 從而驗證了驅動(dòng)電路設計的正確性。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: ad7862

評論


技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>