雙供電DSP電源設計的總線(xiàn)沖突
實(shí)際上在DSP系統設計時(shí),防止DSP的IJO引腳同外設之間的總線(xiàn)沖突是系統設計的一個(gè)重要方面,需要控制內核和IJO的上電次序。由于總線(xiàn)的控制邏輯位于DSP內核模塊,I/O供電先于內核供電會(huì )使DSP和外設同時(shí)配制成輸出功能引腳。如果DSP與外設輸出的電平相反將會(huì )產(chǎn)生總線(xiàn)沖突。圖1給出了一個(gè)簡(jiǎn)單的雙向口,此時(shí)會(huì )有較大的電流流過(guò)相反電平的通道。因此,系統設計時(shí)要求內核和外部I/O同時(shí)供電,從而避免總線(xiàn)控制信號處于不定狀態(tài)時(shí)的沖突。如果內核先于I/O掉電,總線(xiàn)控制信號又處于不定的狀態(tài),也會(huì )導致有較大的電流流過(guò)I/O和DSP內核。因此,正確的上電、掉電次序(內核先上電后掉電)是保證系統可靠性,延長(cháng)器件使用壽命的一種必要措施。
圖1 雙向端口總線(xiàn)沖突示意圖
評論