基于FPGA的單線(xiàn)LED調光芯片的設計
1.引言
本文引用地址:http://dyxdggzs.com/article/234339.htmLED以其使用時(shí)間長(cháng)、大視角、高亮度、色彩斑斕等特點(diǎn)而在近年來(lái)迅速的發(fā)展,它是繼白熾燈、高強度放電燈、熒光燈之后第四代新能源。LED屬于P/N結型半導體,它作為一種固態(tài)冷光源,與傳統光源相比,具有耗電量小、環(huán)保、安全可靠、體積小的優(yōu)點(diǎn)。為了加強節能減排的目,所以各種類(lèi)型的LED驅動(dòng)器中加上調光的功能是大勢所趨。通常,LED驅動(dòng)器的調光方式有3種:可控硅調光、模擬調光、PWM(脈寬調制)調光。每種調光方式都有其優(yōu)點(diǎn)及局限性。為了便于數字信號控制,本芯片主要采用脈寬調制(PWM)來(lái)調光。脈沖寬度調制(PWM)就是脈沖調制方法中的一種,是指工作頻率恒定(即工作周期不變),通過(guò)改變功率開(kāi)關(guān)管導通時(shí)間或截止時(shí)間來(lái)改變占空比。占空比是指高電平在一個(gè)周期之內所占的時(shí)間比率,通過(guò)占空比的調整使輸出電壓穩定的方式。廣泛應用在從測量、通信到功率控制與變換及LED照明等許多領(lǐng)域中。
2.芯片結構框圖
圖1所示為該調光芯片的結構框圖,其中SDI用于接收數據,SDO用于數據的向后傳輸,振蕩器為芯片提供時(shí)鐘晶振,VLED為芯片提供電源,LDO為一線(xiàn)性穩壓器,數字控制單元包括decode模塊、PWM模塊,OUTR、OUTG、OUTB為芯片的三個(gè)輸出端,用于顏色顯示。
?

?
3.芯片的工作原理
本芯片采用單線(xiàn)通訊方式傳輸數據,采用歸零碼的方式發(fā)送信號。系統在上電以后,SDI接收從控制器傳輸來(lái)的數據流,該數據流為基于歸零碼的二進(jìn)制數據,當每個(gè)芯片接收36bit后,SDO輸出口開(kāi)始轉發(fā)數據,為下一個(gè)芯片提供輸入數據。RGB是工業(yè)界的一種顏色標準,是通過(guò)紅(R)、綠(G)、藍(B)三個(gè)顏色通道的變化以及它們相互之間的疊加來(lái)得到各式各樣的顏色。
系統OUTR、OUTG、OUTB三個(gè)PWM輸出端經(jīng)過(guò)數字控制單元,每通道接收到12bit數據,每通道有12位PWM灰階控制,有4096灰度等級。每通道發(fā)出相應不同占空比的信號,如果輸入的是RESET信號,系統將接收到的數據送LED顯示。
4.主要功能模塊的實(shí)現
4.1 decode模塊
該模塊用于數據的采集,判斷輸入的數據是1還是0,并且將數據傳送到R、G、B端口。采用脈沖邊沿檢測法,獲得輸入數據的上升沿sdi_posedge和sdi_negedge信號,將一個(gè)數據周期的高電平時(shí)鐘數、低電平時(shí)鐘數、整個(gè)周期的時(shí)鐘數分別存放在high_count、low_count、count_cycle三個(gè)寄存器中,在數據的下降沿來(lái)臨時(shí),將high_count寄存器中的數據與count_cycle寄存器右移一位的數據進(jìn)行比較,當high_count中的數值大于count_cycle右移一位的數值時(shí),我們判斷此時(shí)輸入的數據位1,反之為0.將此時(shí)獲得的0或者1存儲在8位寄存器data_reg的最后一位,每來(lái)一位數據下降沿,將sdi_negedge_count寄存器加1,當該寄存器的數值分別為12、24、36時(shí),將8為寄存器data_reg中的數據賦與rdata、gdata、bdata用于PWM模塊的編碼。在sdi_negedge_count為36時(shí),將frame_flag寄存器置1,表示該模塊已經(jīng)接收完數據,剩下的信號通過(guò)SDO轉發(fā)出去。圖2所示為各個(gè)寄存器的Modelsim的仿真波形。
?

?
4.2 PWM模塊
該模塊用于將decode模塊采集的數據,用于PWM編碼,輸出不同占空比的波形。
圖3中,當來(lái)一個(gè)時(shí)鐘脈沖時(shí),循環(huán)計數器的輸出增大,寄存器鎖存一個(gè)12bit信號,鎖存信號不斷與循環(huán)計數器的數據進(jìn)行比較,當鎖存信號小于循環(huán)計數器的輸出時(shí),比較器輸出高電平,否則輸出低電平。
?

?
循環(huán)計數器循環(huán)一個(gè)周期后,向寄存器發(fā)出一個(gè)使能信號EN,寄存器鎖存下一個(gè)信號。
在每一個(gè)計數器計數周期,由于輸入的調制信號的大小不同,比較器輸出端輸出的高電平個(gè)數不一樣,因而產(chǎn)生出占空比不同的脈沖寬度調制信號。圖4所示為各通道PWM波形。
?

?
5.芯片的級聯(lián)驗證和驗證分析
該芯片采用單線(xiàn)傳輸的方式進(jìn)行級聯(lián),它的特點(diǎn)是:僅用一根數據線(xiàn)進(jìn)行信號傳輸,極大縮小了印刷電路板尺寸,降低了布線(xiàn)的難度,需要外圍器件也少,同時(shí)提高了芯片的可靠性和穩定性。如圖5所示為該芯片的三顆級聯(lián)工作示意圖。
?

?
數據從左側S D I進(jìn)入第一顆芯片,每個(gè)芯片截取36bit數據,剩下的數據進(jìn)行轉發(fā),SDO1、SDO2、SDO3分別為前一個(gè)芯片的輸出數據。
?

?
RTL級代碼編寫(xiě)完畢之后,用Modelsim進(jìn)行功能仿真,利用Synopsys公司的DesignCompile進(jìn)行邏輯綜合,利用Prime time工具進(jìn)行靜態(tài)時(shí)序分析,利用Cadence公司的Silicon Ensemble進(jìn)行自動(dòng)布局布線(xiàn),在經(jīng)過(guò)后仿測試,最后完成流片。圖7所示為流片完成后的示波器測試波形圖。
?

?
6.結論
本文利用QuartusII平臺編寫(xiě)RTL代碼,利用Modelsim仿真軟件進(jìn)行了功能仿真,最后用示波器測試實(shí)物,獲取了理想的波形,基本達到了預期的設計要求,相應的RGB輸出正確的波形。本文至此已基本完成設計的要求,但還需要優(yōu)化代碼,提高可靠性和穩定性才可以用于大規模生產(chǎn)。
fpga相關(guān)文章:fpga是什么
pwm相關(guān)文章:pwm是什么
塵埃粒子計數器相關(guān)文章:塵埃粒子計數器原理 晶振相關(guān)文章:晶振原理 脈寬調制相關(guān)文章:脈寬調制原理 調光開(kāi)關(guān)相關(guān)文章:調光開(kāi)關(guān)原理
評論