5V到3.3V的幾種電源方案
本文給出5V到3.3V的電源設計方案。一般電流要求的電源可以用簡(jiǎn)單的線(xiàn)性穩壓器。較高電流要求需要開(kāi)關(guān)穩壓器方案。成本敏感的應用需要簡(jiǎn)單的分立二極管穩壓器。三種電源方案的比較見(jiàn)表1。
采用LDO的5V到3.3V電源
標準3端線(xiàn)性穩壓器壓降通常為2.0~3.0V。5V到3.3V變換排除采用這種3端線(xiàn)性穩壓器。低壓降(LDO)穩壓器的壓降為幾百毫伏,所以適合于此應用。圖1示出基本的LDO系統。LDO由4個(gè)主要元件組成:
·通路晶體管;
·帶隙參考;
·運放;
·反饋電阻分壓器。
在選擇LDO時(shí),重要的是要了解LDO間的差別。器件靜態(tài)電流、封裝尺寸和類(lèi)型是器件的重要參量。針對專(zhuān)門(mén)應用評估每個(gè)參量會(huì )獲得最佳設計。
LDO的靜態(tài)電流IQ是器件無(wú)載工作時(shí)的地電流IGND。IGND是LDO用來(lái)執行穩壓工作的電流。LDO的效率當IOUT>>IQ時(shí)可近似于輸出電壓與輸入電壓之比。然而,在輕載時(shí),計算效率必須考慮IQ。具有較低IQ時(shí)LDO有較高的輕載效率。輕載效率的增大對LDO性能有負面影響。具有較高靜態(tài)電流的LDO能快速響應瞬時(shí)線(xiàn)路和負載變化。
采用齊納二極管的低成本電源方案
用1個(gè)齊納二極管和1個(gè)電阻器可以構成一個(gè)簡(jiǎn)單的低成本3.3V穩壓器。在很多應用中,此電路是替代LDO穩壓器的一種經(jīng)濟方案。然而,這種穩壓器比LDO更敏感于負載。另外,它的效率較低,功率總是消耗在電阻R和二極管D上。R限制到二極管和MCU的電流,因而MCU的VDD保持在可允許的范圍內。因為跨接在齊納二極管上的反向電壓隨流經(jīng)的電流變化而變化,所以要仔細地考慮R值。在最大負載(MCU正在運行)時(shí)R的值必須使跨接在R上的壓降足夠低以使MCU有足夠電壓來(lái)工作;在最小負載(MCU處于復位狀態(tài))時(shí)R的值必須使VDD不超過(guò)齊納二極管的電源額定值或MCU的VDD最大值。
采用三個(gè)整流二極管的低成本電源
也可以用三個(gè)正向串聯(lián)開(kāi)關(guān)二極管降壓為MCU供電(圖2)。這比齊納二極管穩壓器更經(jīng)濟。這種電路吸入的電流比用齊納二極管要小。根據所選二極管正向壓降是流經(jīng)二極管電流的函數。電阻R1保持MCU的VDD電壓不超過(guò)最小負載(當MCU處于復位或休眠狀態(tài)時(shí))時(shí)的最大VDD。所選二極管D1-D3必須在最大負載(MCU處于運行狀態(tài))時(shí)跨接在D1-D3上的壓降足夠小,以滿(mǎn)足MCU最小VDD要求。
采用開(kāi)關(guān)穩壓器的電源方案
圖3所示降壓開(kāi)關(guān)穩壓器是一種電感器基變換器,用于降壓輸入電壓源到較低的輸出電壓??刂?/FONT>MOSFET Q1的導通時(shí)間可實(shí)現輸出調整。由于MOSFET是處于低或高電阻狀態(tài)(分別為ON或OFF),所以高的源電源可以非常有效地變換到較低的輸出電壓。
在Q1兩個(gè)狀態(tài)(ON和OFF)期間平衡電感器的電壓一時(shí)間可以建立輸入和輸出之間的關(guān)系:
(VS-VO)×ton=VO×(T-ton)
其中T=ton/Duty-Cycle
MOSFET Q1占空比為:
Duty-CycleQ1=VO/VS
電感器值的選擇原則是:所選其數值使在電感器中所產(chǎn)生的最大峰一峰值紋波電流等于最大負載電流的10%:
V=L×(di/dt)
L=(VS-VO)×(ton/IO×0.10)
選擇輸出電容器值的原則是:置LC濾波器特性阻抗等于負載阻抗。這使得工作在滿(mǎn)載和負載突然去除時(shí)所產(chǎn)生的電壓過(guò)沖在可接受的范圍內。
ZO=
C=L/R2=(IO2×L)VO2
D1二極管選擇原則是:所選器件有足夠的電流額定值來(lái)處理脈沖周期放電期間的電感電流。
穩壓二極管相關(guān)文章:穩壓二極管的作用
dc相關(guān)文章:dc是什么
評論