<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 電源與新能源 > 設計應用 > 鎖相環(huán)的電源管理設計

鎖相環(huán)的電源管理設計

作者: 時(shí)間:2012-12-20 來(lái)源:網(wǎng)絡(luò ) 收藏

  (PLL)是現代通信系統的基本構建模塊PLLs通常用在無(wú)線(xiàn)電接收機或發(fā)射機中,主要提供“本振”(LO)功能;也可用于時(shí)鐘信號分配和降噪,而且越來(lái)越多地用作高采樣速率模數或數模轉換的時(shí)鐘源,由于每一代PLL的噪聲性能都在改善,因此電源噪聲的影響變得越來(lái)越明顯,某些情況下甚至可限制噪聲性能。

  本文討論圖1所示的基本PLL方案,并考察每個(gè)構建模塊的要求。

  鎖相環(huán)的電源管理設計

  圖1.顯示各種要求的基本

  PLL中,反饋控制環(huán)路驅動(dòng)電壓控制振蕩器(VCO),使振蕩器頻率(或相位)精確跟蹤所施加基準頻率的倍數。許多優(yōu)秀的參考文獻 (例如Best的1),解釋了PLL的數學(xué)分析;ADI的ADIsimPLL?等仿真工具則對了解環(huán)路傳遞函數和計算很有幫助。下面讓我們依次考察一下PLL構建模塊。

  VCO和VCO推壓

  電壓控制振蕩器將來(lái)自鑒相器的誤差電壓轉換成輸出頻率。器件“增益”定義為KVCO,通常以MHz/V表示。電壓控制可變電容二極管(變容二極管) 常用于調節VCO內的頻率。VCO的增益通常足以提供充分的頻率覆蓋范圍,但仍不足以降低相位噪聲,因為任何變容二極管噪聲都會(huì )被放大KVCO倍,進(jìn)而增加輸出相位噪聲。

  多頻段集成VCO的出現,例如用于頻率合成器ADF4350的集成VCO,可避免在KVCO與頻率覆蓋范圍間進(jìn)行取舍,使PLL設計人員可以使用包含數個(gè)中等增益VCO的IC以及智能頻段切換程序,根據已編程的輸出頻率選擇適當的頻段。這種頻段分割提供了寬廣的總體范圍和較低噪聲。

  除了需要從輸入電壓變化轉換至輸出頻率變化(KVCO)外,電源波動(dòng)也會(huì )給輸出頻率變化帶來(lái)干擾成分。VCO對電源波動(dòng)的靈敏度定義為VCO 推壓(Kpushing),通常是所需KVCO.的一小部分。例如,Kpushing通常是KVCO的5%至20%。因此,對于高增益VCO,推壓效應增大,VCO電源的噪聲貢獻就更加舉足輕重。

  VCO推壓的測量方法如下:向VTUNE引腳施加直流調諧電壓,改變電源電壓并測量頻率變化。推壓系數是頻率變化與電壓變化之比,如表1所示,使用的是ADF4350 PLL。

  鎖相環(huán)的電源管理設計

  參考文獻2中提到了另一種方法:將低頻方波直流耦合至電源內,同時(shí)觀(guān)察VCO頻譜任一側上的頻移鍵控 (FSK)調制峰值(圖2)。峰值間頻率偏差除以方波幅度,便得出VCO推壓系數。該測量方法比靜態(tài)直流測試更精確,因為消除了與直流輸入電壓變化相關(guān)的任何熱效應。圖2顯示ADF4350 VCO輸出在3.3 GHz、對標稱(chēng)3.3 V電源施加10 kHz、0.6 V p-p方波時(shí)的頻譜分析儀曲線(xiàn)圖。對于1.62 MHz/0.6 V或2.7 MHz/V的推壓系數,最終偏差為3326.51 MHz – 3324.89 MHz = 1.62 MHz。該結果可與表1中的靜態(tài)測量 2.3 MHz/V比較。

  鎖相環(huán)的電源管理設計

  圖2.ADF4350 VCO通過(guò)10kHz、0.6v p-p方波響應  電源調制的頻譜分析儀曲線(xiàn)圖

  在PLL系統中,較高的VCO推壓意味著(zhù)VCO電源噪聲的增加倍數更大。為盡可能降低對VCO相位噪聲的影響,需要低噪聲電源。

  參考文獻3和參考文獻4提供了不同低壓差調節器(LDO)如何影響PLL相位噪聲的示例。例如,文獻中對ADP3334和ADP150 LDO為ADF4350供電時(shí)的性能進(jìn)行了比較。ADP3334調節器的集成均方根噪聲為27 μV(40多年來(lái),從10 Hz至100 kHz)。該結果可與ADF4350評估板上使用的LDO ADP150的9 μV比較。圖3中可以看出已測量PLL相位噪聲頻譜密度的差異。測量使用4.4 GHz VCO頻率進(jìn)行,其中VCO推壓為最大值(表1),因此屬于最差情況結果。ADP150調節器噪聲足夠低,因此對 VCO噪聲的貢獻可以忽略不計,使用兩節(假定“無(wú)噪聲”)AA電池重復測量可確認這一點(diǎn)。

  鎖相環(huán)的電源管理設計

  圖3.使用ADP3334和ADP150LDO對(AA電池)供電時(shí)ADF4350在4.4GHz下的相位噪聲比較

  圖3強調了低噪聲電源對于A(yíng)DF4350的重要性,但對電源或 LDO的噪聲該如何要求呢?

  與VCO噪聲類(lèi)似,LDO的相位噪聲貢獻可以看成加性成分LDO(t), 如圖4所示。再次使用VCO超額相位表達式得到:

  鎖相環(huán)的電源管理設計

  或者在頻域中為:

  鎖相環(huán)的電源管理設計

  其中vLDO(f)是LDO的電壓噪聲頻譜密度。

  1 Hz帶寬內的單邊帶電源頻譜密度SΦ(f)由下式得出:

  鎖相環(huán)的電源管理設計

  以dB表示時(shí),用于計算電源噪聲引起的相位噪聲貢獻的公式如下:

  鎖相環(huán)的電源管理設計

  鎖相環(huán)的電源管理設計 (1)

  其中 L(LDO)是失調為f時(shí),調節器對VCO相位噪聲(以dBc/Hz表示)的噪聲貢獻; f; Kpushing是VCO推壓系數,以Hz/V表示;vLDO(f)是給定頻率偏移下的噪聲頻譜密度,以V/√Hz表示。

  鎖相環(huán)的電源管理設計

  圖4.小信號加性vco電源噪聲模型

  在自由模式VCO中,總噪聲為 LLDO值加VCO噪聲。以dB表示則為:

  鎖相環(huán)的電源管理設計

  例如,試考慮推壓系數為10 MHz/V、在100 kHz偏移下測得相位噪聲為–116 dBc/Hz的VCO:要在100 kHz下不降低VCO噪聲性能,所需的電源噪聲頻譜密度是多少?電源噪聲和VCO噪聲作為方和根添加,因此電源噪聲應比VCO噪聲至少低6 dB,以便將噪聲貢獻降至最低。所以L(fǎng)LDO應小于–122 dBc/Hz。使用公式1,

  鎖相環(huán)的電源管理設計

  求解vLDO(f),

  在100 kHz偏移下,vLDO(f) = 11.2 nV/√

  給定偏移下的LDO噪聲頻譜密度通??赏ㄟ^(guò)LDO數據手冊的典型性能曲線(xiàn)讀取。

  當VCO連接在負反饋PLL內時(shí),LDO噪聲以類(lèi)似于VCO噪聲的方式通過(guò)PLL環(huán)路濾波器進(jìn)行高通濾波。因此,上述公式僅適用于大于PLL環(huán)路帶寬的頻率偏移。在PLL環(huán)路帶寬內,PLL可成功跟蹤并濾 LDO噪聲,從而降低其噪聲貢獻。

  LDO濾波

  要改善LDO噪聲,通常有兩種選擇:使用具有更少噪聲的LDO,或者對LDO輸出進(jìn)行后置濾波。當無(wú)濾波器的噪聲要求超過(guò)經(jīng)濟型LDO的能力時(shí),濾波選項可能是不錯的選擇。簡(jiǎn)單的LC π 濾波器通常足以將帶外LDO噪聲降低20 dB(圖5)。

  鎖相環(huán)的電源管理設計

  圖5.用于衰減LDO噪聲的LCπ濾波器

  選擇器件時(shí)需要非常小心。典型電感為微亨利范圍內(使用鐵氧體磁芯),因此需要考慮電感數據手冊中指定的飽和電流(ISAT), 作為電感下降10%時(shí)的直流電平。VCO消耗的電流應小于ISAT. 有效串聯(lián)電阻(ESR) 也是一個(gè)問(wèn)題,因為它會(huì )造成濾波器兩端的IR壓降。對于消耗300 mA直流電流的微波VCO,需要ESR小于0.33 ?的電感,以產(chǎn)生小于100 mV的IR壓降。較低的非零ESR還可抑制濾波器響應并改善LDO穩定性。為此,選擇具有極低寄生ESR的電容并添加專(zhuān)用串聯(lián)電阻可能較為實(shí)際。上述方案可使用可下載的器件評估器如NI Multisim?在SPICE 中輕松實(shí)現仿真。

  電荷泵和濾波器

  電荷泵將鑒相器誤差電壓轉換為電流脈沖,并通過(guò)PLL環(huán)路濾波器進(jìn)行積分和平滑處理。電荷泵通??稍谧疃嗟陀谄潆娫措妷海╒P)0.5 V的電壓下工作。例如,如果最大電荷泵電源為5.5 V,那么電荷泵只能在最高5 V輸出電壓下工作。如果VCO需要更高的調諧電壓,則通常需要有源濾波器。有關(guān)實(shí)際PLL的有用信息和參考設計,請參見(jiàn)電路筆記CN-0174,5,處理高壓的方式請參見(jiàn)利用高壓VCO設計高性能,”6該文章發(fā)表于模擬對話(huà)第43卷第4期(2009)。有源濾波器的替代方案是使用PLL和針對更高電壓設計的電荷泵,例如ADF4150HV ADF4150HV可使用高達30 V的電荷泵電壓工作,從而在許多情況中省去了有源濾波器。

濾波器相關(guān)文章:濾波器原理


濾波器相關(guān)文章:濾波器原理


電源濾波器相關(guān)文章:電源濾波器原理


電荷放大器相關(guān)文章:電荷放大器原理
高通濾波器相關(guān)文章:高通濾波器原理
鑒相器相關(guān)文章:鑒相器原理
鎖相環(huán)相關(guān)文章:鎖相環(huán)原理
鎖相放大器相關(guān)文章:鎖相放大器原理
汽車(chē)防盜機相關(guān)文章:汽車(chē)防盜機原理
頻譜分析儀相關(guān)文章:頻譜分析儀原理

上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: 鎖相環(huán) 電源管理

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>