多個(gè)AD9779 TxDAC器件的同步
為確保同步,SYNC_I的最大速率為DATACLK/2,其中DATACLK是AD9779的輸入數據速率(不是DACCLK)。圖6給出了應用SYNC_I的兩個(gè)可能示例。在這兩個(gè)例子中,AD9779均處于4×插值模式,SYNC_I以DACCLK/8的速度運行。因此,4×線(xiàn)也是DATACLK輸出信號。在圖6 (a)中,DACCLK偏移值設為00000.在內部SYNC_I延遲(a)信號的上升沿,DACCLK上升沿使所有DATACLK輸出位復位到0.注意,為在時(shí)間(X)設置4×線(xiàn),SYNC_I延遲必須發(fā)生在相對于DACCLK的窗口(Y)。如果SYNC_I延遲(a)的發(fā)生時(shí)間略微提前或落后于此窗口,4×線(xiàn)的上升沿將提前或滯后一個(gè)DACCLK周期。
注意,當DACCLK偏移值為00000時(shí),應用SYNC_I延遲(a)與4×線(xiàn)的上升沿之間存在一個(gè)DACCLK周期的延遲。
在圖6 (b)中,DACCLK偏移值在時(shí)間(Z)設為00010.因此,8×、4×和2×設為010(與DACCLK偏移位一致)。4×線(xiàn)(DATACLK輸出)的下一個(gè)上升沿出現在3個(gè)DACCLK周期之后。
如果多個(gè)DAC在某一時(shí)間窗口內接收到SYNC_I脈沖,并且它們全都具有相同的DACCLK偏移值,則其DATACLK信號同步。因此,多個(gè)AD9779器件的數據鎖存同時(shí)發(fā)生。
在初始同步期間,2×、4×和8×計數器位可能不連續。這就是說(shuō),在初始應用SYNC_I上升沿時(shí),計數器可能處于這樣一種狀態(tài),使得同步可能導致其改變多個(gè)值。然而,在初始同步完成后,只要SYNC_I的速度保持DATACLK/2或更慢,那么同步脈沖只會(huì )在2×、4×和8×位復位到0時(shí)出現。(這似乎是多余的,但在實(shí)現同步后,SYNC_I脈沖實(shí)際上不必應用。)初始脈沖后的周期性SYNC_I脈沖主要用于A(yíng)D9779器件失去同步這一罕有場(chǎng)合。電源毛刺或不良時(shí)鐘脈沖觸發(fā)系統中的某些但不是全部AD9779器件時(shí),可能發(fā)生器件失去同步的情況。
時(shí)序規格。
第一個(gè)需要注意的時(shí)序規格是SYNC_I與REFCLK之間的關(guān)系,如圖7所示。從AD9779數據手冊可知,所需的時(shí)序規格為:tS = -0.2 ns,tH = 1.0 ns.
圖7. REFCLK與SYNC_I的時(shí)序關(guān)系
如果DACCLK OFFSET值被設置為非0值,則圖7所示的DACCLK信號會(huì )左移一個(gè)DACCLK周期。同樣,如果SYNC_I_DELAY被設置為非0值,則SYNC_I_DELAY每遞增一次,圖7中的SYNC_I信號就會(huì )左移AD9779數據手冊給定的SYNC_I_DELAY增量。
第二個(gè)重要時(shí)序規格是DATACLK輸出與數字輸入數據之間的時(shí)序關(guān)系,該時(shí)序信息如圖8所示。當DATACLK_DELAY_ENABLE復位時(shí),這些值有效。如果DATACLK_DELAY_ENABLE置1,則DATACLK發(fā)生延遲(移至圖8右側),而數字輸入數據的采樣點(diǎn)保持靜止。因此,tS和tH的阻擋窗口相對于DATACLK左移。DATACLK_DELAY_ENABLE置1時(shí),每遞增一次的平均延遲和DATACLK_DELAY的增量值參見(jiàn)AD9779數據手冊。
圖8. 建立保持、DATACLK到輸入數據
建立保持數據與REFCLK的關(guān)系參見(jiàn)AD9779數據手冊,某些應用中該數據也是必要的。
分頻器相關(guān)文章:分頻器原理
評論