<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 電源與新能源 > 設計應用 > 基于DSP的數字存儲示波卡的設計方案

基于DSP的數字存儲示波卡的設計方案

作者: 時(shí)間:2014-01-19 來(lái)源:網(wǎng)絡(luò ) 收藏

1.引言

本文引用地址:http://dyxdggzs.com/article/226800.htm

數字存儲示波器有別于一般的模擬示波器,它是將采集到的模擬電壓信號轉換為數字信號,由內部的微處理器進(jìn)行分析、處理、存儲、顯示或打印等操作。這類(lèi)示波器通常具有程控和遙控能力,通過(guò)GPIO接口還可將數據傳輸到計算機等外部設備進(jìn)行分析處理。隨著(zhù)大規模集成電路的不斷發(fā)展,功能強大的數字信號處理器的實(shí)時(shí)性越來(lái)越強。憑借其強大的數字信號處理能力,為數字示波器的數據采集系統的實(shí)現提供了一個(gè)可靠而又實(shí)用的平臺,并且提高了數字存儲示波器的采樣速率、存儲深度、波形捕獲能力等指標。

本文描述的是一種基于的雙通道數字存儲示波器。該示波器采用的是TI公司的TMS320F2812芯片,它具有高速的數字信號處理能力和濾波功能以及實(shí)時(shí)、大容量波形存儲、快速的信號處理等特性。并且本數字存儲示波器具有便攜、操作簡(jiǎn)單、精確度高、采樣速率大等優(yōu)點(diǎn)。

2.總體設計

數字示波器主要由前端穩壓處理電路、AD轉換電路、集成于FPGA芯片的NIOS系統及各種控制電路和SDRAM、各種鍵盤(pán)和LCD接口等組成。其中DSP芯片作為后端處理的核心使用的是TI公司的TMS320F2812.它是32位定點(diǎn)DSP芯片,內含128K*64位的片內Flash存儲器18K*16位的數據/程序存儲器以及4K*16位的Boot Rom,FPGA芯片作為前端采集控制處理器,使用的是Altera公司的EP2C5Q208,它是Cyclone系列的一款低成本FPGA芯片擁有多達119808bit的內部RAM,4608個(gè)邏輯單元,支持Altera公司的NIOSII及SOPC,可滿(mǎn)足設計要求。

基于DSP的數字存儲示波卡的設計方案

如圖1所示,被測信號首先從通道1或通道2,由于兩個(gè)通道接收到的模擬信號的幅值處于不穩定狀態(tài),必須經(jīng)過(guò)調理電路處理成A/D轉換電路可以接收的電壓范圍,否則會(huì )引起非常嚴重的后果。A/D轉換電路可以把調理后的模擬信號經(jīng)過(guò)采樣、保持、量化、編碼等過(guò)程后轉換成數字信號,在S D R A M控制器的作用下送入F P G A芯片。在FPGA內置的NIOS的總體控制下,利用內部的FIFO進(jìn)行緩沖和相應的數據處理。

在本設計中,DSP是整個(gè)示波卡數據處理和顯示的核心,進(jìn)行主要的數據處理,并且輸出處理結果和相應的控制信號。FPGA在DSP發(fā)出的控制信號的作用下進(jìn)行工作。DSP是一種高速的數字信號處理器,經(jīng)過(guò)FPGA處理并保存于緩沖存儲器中的數據,在DSP控制信號作用下,將數據送入SDRAM中的原始緩沖區中。再經(jīng)過(guò)DSP各種差值和濾波等算法的處理后,送入示波卡的顯示緩沖區,用于在LCD屏上的波形顯示。

2.1 前端調理電路和A/D采樣的設計

一般A / D芯片允許輸入的電壓幅度都是固定的(-0.5v~+0.5v),由各種信號的衰減和放大以及電壓偏置網(wǎng)絡(luò )組成的預處理電路,負責把前端接收到的不穩定的模擬信號經(jīng)過(guò)方法和衰減之后,穩定在允許輸入的電壓范圍內??傮w來(lái)說(shuō),前端預處理電路由兩部分組成,一是由繼電器和RC共同組成的衰減網(wǎng)絡(luò ),既可以避免信號的失真又可以方便的基準調節;二是由兩片運放AD8008組成的阻容匹配網(wǎng)絡(luò )和驅動(dòng)放大電路。AD8008是具有雙通道、高性能、電流反饋型放大器,其具有超低失真和噪聲特性,帶寬為650MHz,并且具有寬電源電壓范圍(5V~12V)。

基于DSP的數字存儲示波卡的設計方案

數據采集的核心是A/D轉換功能。雖然DSP芯片本身具有A/D轉換的功能,但是為了提高其工作速度,本設計采用兩片AD9288完成模數轉換的工作。在采樣時(shí)鐘的控制下,構成180度相位差,滿(mǎn)足200MS/s采樣速率。

AD9288是一款雙核8位單芯片采樣模數轉換器,內置片內采樣保持電路,具有低成本、低功耗、小尺寸和易于使用等特性。AD9288采用100MSPS轉換速率工作,在整個(gè)工作范圍內都具有出色的動(dòng)態(tài)性能。AD9288的輸出為二進(jìn)制碼,送入FPGA存儲模塊后,可直接存儲。每個(gè)通道均可以獨立工作,最高可達475MHz模擬帶寬,可以使雙通道并行工作。

2.2 觸發(fā)電路

觸發(fā)電路是信號采集系統的重要功能電路,其基本功能是提供一個(gè)穩定的觸發(fā)相位點(diǎn),用作水平掃描時(shí)基的時(shí)間參考零點(diǎn),使波形在顯示屏上穩定顯示。本采集電路設計實(shí)現了一個(gè)周期和被測信號相關(guān)的觸發(fā)脈沖信號,控制ADC數據采集。

觸發(fā)電路的核心部件是高速電平比較器,本采集電路中選用的是AD96685芯片和LT1713芯片。觸發(fā)電路如圖3所示。TrigLevel信號是迭加了源信號低頻分量的比較電平,Ref是參考電位,Trig Source信號是被觸發(fā)的源信號。通過(guò)改變Trig Level信號的電平值,實(shí)現觸發(fā)電平的調節。通過(guò)LT1713比較整形后輸出一對ECL差分時(shí)鐘TrigP和TrigNP,再經(jīng)過(guò)電平轉換后送入FPGA內觸發(fā)器。

基于DSP的數字存儲示波卡的設計方案

2.3 供電電路的設計

的電源主要分三部分,一部分給高速A/D轉換器供電,第二部分給FPGA供電,第三部分是給DSP芯片供電??紤]到成本和實(shí)用性等因素,使用


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: DSP 數字存儲示波卡

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>