<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 使用PLD應對產(chǎn)品上市時(shí)間和設計靈活性的限制

使用PLD應對產(chǎn)品上市時(shí)間和設計靈活性的限制

作者: 時(shí)間:2010-01-02 來(lái)源:網(wǎng)絡(luò ) 收藏

  中密度設計的低功耗解決方案

  高密度設計需要基于查閱表(LUT)的,例如FPGA或者交叉式器件。這些器件能夠提供更多的嵌入式的功能、更大的存儲器、更高速度、用于時(shí)序管理的PLL和DLL、DSP以及串行連接。采用LUT結構,FPGA可以滿(mǎn)足這些設計要求,提供更大的。

  大多數基于LUT的FPGA沒(méi)有“零功耗”選擇。但是系統設計者可以在系統的某些工作周期中關(guān)閉器件以降低功耗。圖3給出了非易失FPGA的快速電源冷啟動(dòng)是如何降低總功耗的。上電之后能迅速地獲取邏輯功能的非易失器件對這些應用是理想的。另一方面,基于SRAM的FPGA耗費大部分工作周期用于配置。

使用PLD應對產(chǎn)品上市時(shí)間和設計靈活性的限制

圖3:用非易失FPGA在工作周期中降低功耗

  大多數FPGA是基于SRAM的,但是現在已有基于閃存的非易失FPGA。非易失FPGA比基于SRAM的FPGA更具設計優(yōu)勢。(參見(jiàn)圖4)除了管理電源的功能之外,非易失FPGA的優(yōu)點(diǎn)還包括:

  1. 無(wú)需引導PROM,減少了材料清單(BOM)中的器件;

  2. 無(wú)需位流,提供最高的設計安全性;

  3. 實(shí)時(shí)的系統內可編程性具有調試和更新能力;

  4. 無(wú)限重構的SRAM FPGA結構。

使用PLD應對產(chǎn)品上市時(shí)間和設計靈活性的限制

圖4:非易失FPGA

  Lattice半導體公司的交叉式可編程器件MachXO就是一個(gè)很好的例子。相對傳統CPLD來(lái)說(shuō),MachXO器件兼有FPGA和CPLD的非易失、低成本、瞬時(shí)上電的高性能邏輯解決方案的優(yōu)點(diǎn)。

  本文小結

  由于具備上市時(shí)間優(yōu)勢、靈活性、可編程性和低功耗選擇,CPLD和 FPGA在迅速變化的市場(chǎng)中成為廣泛應用的可行的設計解決方案。具多種密度和多樣嵌入功能特色的PLD能為設計提供快速開(kāi)發(fā)周期。正如文中所述,它們能夠針對低功耗和系統的高度整合進(jìn)行設計優(yōu)化。隨著(zhù)工藝的不斷改進(jìn),ASIC與 PLD之間的價(jià)格也正迅速接近。


上一頁(yè) 1 2 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>