復雜可編程邏輯器件在通信數據傳輸中的應用
3.4 LAN 控制信號產(chǎn)生
lan91c93是一款嵌入式以太網(wǎng)控制器,和OMAP一起構成了嵌入式的以太網(wǎng)網(wǎng)絡(luò )接口卡。OMAP用異步的FLASH接口時(shí)序來(lái)訪(fǎng)問(wèn)lan91c93,由于lan91c93沒(méi)有片選輸入端,所以把flash的片選和讀寫(xiě)信號通過(guò)作一定處理后輸出給lan91c93。OMAP把CS1空間分配給了lan91c93,當nFLASH_CS1為低時(shí),把nFLASH_WE,nFLASH_OE輸出給nLAN_WE,nLAN_OE,否則nLAN_WE,nLAN_OE為高電平。同時(shí)把LAN_RDY信號通過(guò)CPLD透傳給OMAP,通知OMAP lan91c93準備好數據的交換。
4 仿真和實(shí)測
4.1 數據接收狀態(tài)仿真
置V_D_SEL 為高,TX_RX 也為低,表示現在處于數據接收狀態(tài)。依據時(shí)序關(guān)系產(chǎn)生所需的時(shí)鐘,復位信號;產(chǎn)生AD9861 數據線(xiàn)上的數據,
圖7 數據接收狀態(tài)信號時(shí)序
4.2 數據發(fā)射狀態(tài)仿真
置V_D_SEL 為高,TX_RX 為高,表示現在處于數據發(fā)射狀態(tài)。依據時(shí)序關(guān)系產(chǎn)生所需的時(shí)鐘,復位信號;產(chǎn)生EMIFF 接口數據線(xiàn)上的數據,模擬OMAP 輸出的發(fā)射數據; 模擬產(chǎn)生ADA 使能輸入控制信號AD_DA_ENABLE;SDRAM CAS 信號等等。如下圖所示,ADA_CLK為內部產(chǎn)生的6.4M時(shí)鐘,輸出作為ad9861的DA轉換的主時(shí)鐘。對ADA_CLK的上升沿計數得到AD9861側的地址ADDRB,當ADDRB為8或0時(shí),產(chǎn)生一DMA中斷,觸發(fā)OMAP通過(guò)EMIFF接口把發(fā)射數據輸出到EMIFF接口數據總線(xiàn)上,每個(gè)DMA請求寫(xiě)8個(gè)數據,產(chǎn)生8個(gè)低脈沖的CAS信號,對CAS的脈沖個(gè)數進(jìn)行計數,得到OMAP側地址的低3位,最高位由ADDRB的MSB取反得到,這樣能避免讀寫(xiě)沖突。DINA為EMIFF接口數據線(xiàn)上的數據,用CAS延遲信號的下降沿來(lái)鎖存DINA,滿(mǎn)足EMIFF的SDRAM寫(xiě)時(shí)序,可以正確地把數據寫(xiě)入到雙口RAM中。DOUTB為輸出給DA的數據,同時(shí)按照時(shí)序要求產(chǎn)生一發(fā)射同步信號TX_SYNC,用來(lái)指示發(fā)射的I和Q,用ADA_CLK的上升沿采樣,正好能采樣到DOUTB和TX_SYNC的中間,確保數據的穩定性。
圖8 數據發(fā)射狀態(tài)信號時(shí)序
4.3 數據實(shí)測結果
記錄的頻譜圖,時(shí)域波形圖和星座圖如下,頻譜為250K,跟信號源設置的頻偏一致。時(shí)域波形I 落后Q 90 度,且I 的最大值對應于Q 的零點(diǎn),兩者的正交性得到了保證,星座圖是一個(gè)圓同樣證明了這一點(diǎn)。
圖9 接收信號頻譜圖
圖10 接收信號時(shí)域波形圖
圖11 接收信號星座圖
評論