賽靈思KC705評估套件功耗優(yōu)勢演示
賽靈思通過(guò)各種措施減少動(dòng)態(tài)、靜態(tài)以及I/O接口的功耗,同時(shí)從設計流程上對ISE設計套件進(jìn)行優(yōu)化,從而實(shí)現了在28nm工藝節點(diǎn)前所未有的功耗降低。
靈活混合信號 (AMS) 評估卡支持兩種模擬信號源提供方法。在本演示中,AMS 評估卡連接至 Kintex-7 FPGA KC705 基礎板,通過(guò) 4 個(gè)獨立的 BNC 接插件提供信號,而 BNC 接插件則連接至傳統的模擬功能生成器或其它模擬硬件上。第二種方法則采用板載數模轉換器 (DAC) 來(lái)輸出模擬信號。兩種信號都能通過(guò) 20 引腳接插件線(xiàn)纜進(jìn)行多路復用和緩沖,然后再路由至 FPGA 上的 XADC 輸入端。
評論