<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 基于FPGA的FIR數字濾波器設計方案

基于FPGA的FIR數字濾波器設計方案

作者: 時(shí)間:2014-02-14 來(lái)源:摘自《電子發(fā)燒友》 收藏

  在Matlab/Simulink環(huán)境下,采用 Builder模塊搭建模型,根據FDATool工具對進(jìn)行了設計,然后進(jìn)行系統級仿真和ModelSim功能仿真,其仿真結果表明其數字的濾波效果良好。通過(guò)SignalCompiler把模型轉換成語(yǔ)言加入到的硬件設計中,從QuartusⅡ軟件中的虛擬邏輯分析工具SignalTapⅡ中得到數字實(shí)時(shí)的結果波形圖,結果符合預期。

本文引用地址:http://dyxdggzs.com/article/221566.htm

  0 引言

  在信息信號處理過(guò)程中,數字濾波器是信號處理中使用最廣泛的一種方法。通過(guò)濾波運算,將一組輸入數據序列轉變?yōu)榱硪唤M輸出數據序列,從而實(shí)現時(shí)域或頻域中信號屬性的改變。常用的數字濾波器可分為有限脈沖響應()濾波器和無(wú)限脈沖響應(IIR)濾波器兩種。其中,FIR數字濾波器具有嚴格的線(xiàn)性相位,而且非遞歸結構也保證了運算的穩定性。在實(shí)時(shí)性要求比較高的應用場(chǎng)合,采用可編程芯片加以實(shí)現,相比于芯片或專(zhuān)用芯片的實(shí)現方法,具有高速、高精度、高靈活性的優(yōu)點(diǎn)。本文在采取了一種基于 Builder的方法設計FIR數字濾波器時(shí),采用了層次化、模塊化的設計思想,遵循DSP Builder的設計開(kāi)發(fā)流程,在Matlab/Simulink 中建立模型并進(jìn)行系統級仿真,再進(jìn)行Verilog語(yǔ)言轉換,ModelSim仿真驗證無(wú)誤后實(shí)現了FIR數字濾波器的實(shí)時(shí)測試。

  1 FIR 數字濾波器的基本原理及結構

  對于一個(gè)FIR濾波器系統,它的沖擊響應總是有限長(cháng)的,其系統函數可以記為:

對于一個(gè)FIR濾波器系統,它的沖擊響應總是有限長(cháng)的,其系統函數可以記為

  式中:x(n) 是輸入采樣序列;h(i) 是濾波器系數;k 是濾波器階數;y(n) 表示濾波器的輸出序列。

  圖1為k 階FIR數字濾波器的結構框圖。

圖1為k 階FIR數字濾波器的結構框圖

  2 FIR 數字濾波器的設計流程

  該設計流程主要涉及到Matlab/Simulink、DSPBuilder和Quartus Ⅱ等工具軟件的開(kāi)發(fā)設計。整個(gè)設計流程,包括從系統描述直至硬件實(shí)現,可以在一個(gè)完整的設計環(huán)境中完成,如圖2所示。

圖2 DSP Builder設計流程圖

  (1)Matlab/Simulink 中設計輸入,即在Matlab 的Simulink環(huán)境中建立一個(gè)擴展名為mdl的模型文件,用圖形方式調用Altera DSP Builder 和其他Simulink庫中的圖形模塊(Block),構成系統級或算法級設計框圖(或稱(chēng)Simulink設計模型)。

  (2)利用Simulink的圖形化仿真、分析功能,分析此設計模型的正確性,完成模型仿真,也叫系統級仿真。

  (3)DSP Builder設計實(shí)現的關(guān)鍵一步,通過(guò)Signal-Compiler把Simulink的模型文件轉化成通用的硬件描述語(yǔ)言Verilog文件。

  (4)轉換好的Verilog源代碼用ModelSim軟件進(jìn)行功能仿真,驗證Verilog文件的正確性。接下來(lái)的幾個(gè)步驟是對以上設計產(chǎn)生的Verilog的RTL代碼和仿真文件在Quartus Ⅱ工具軟件中進(jìn)行綜合、編譯適配,生成擴展名為。sof的文件加載到FPGA硬件系統中。

  3 FIR 數字濾波器的詳細設計

  3.1 FIR數字濾波器模塊設計與系統級仿真

  根據FIR數字濾波器的原理,在Simulink環(huán)境下搭建16階的FIR數字濾波器結構,如圖3所示。

  在模型的搭建過(guò)程中,使用了兩個(gè)8位的Shift Taps移位寄存器模塊對輸入信號進(jìn)行分解,然后根據數字濾波器的原理進(jìn)行算法計算。

圖3 FIR數字濾波器的Simulink結構圖

  模型搭建好之后,需要確定16階FIR數字濾波器的系數,在這使用Matlab中的FDATool濾波器設計工具來(lái)確定。確定好濾波器的指標:

濾波器相關(guān)文章:濾波器原理


fpga相關(guān)文章:fpga是什么


濾波器相關(guān)文章:濾波器原理


電源濾波器相關(guān)文章:電源濾波器原理


數字濾波器相關(guān)文章:數字濾波器原理

上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: DSP FPGA VHDL 濾波器 FIR

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>