<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設計應用 > 基于FPGA的DDC濾波器設計與仿真

基于FPGA的DDC濾波器設計與仿真

作者: 時(shí)間:2012-09-26 來(lái)源:網(wǎng)絡(luò ) 收藏
更精確可靠。

  雖然,system generator能直接生成供底層調用的代碼以及網(wǎng)表,但是,通常并不這樣做。相對于人工編寫(xiě)的代碼,system genera tor生成的代碼相對冗余度高,資源利用也不及人工編寫(xiě)的代碼合理。但是,在某些需要快速進(jìn)行算法開(kāi)發(fā)的項目中,這種方式無(wú)疑為用從事快速的算法開(kāi)發(fā)提供了一個(gè)捷徑。

  將MATLAB與system generator集成后,由圖1所示的原理框圖,搭建了用于的system generator模塊,如圖9所示。

  基于FPGA的DDC濾波器設計與仿真

  在輸入端輸入幅頻響如下圖所示的信號,其有用信號范圍173~25.5 MHz。另外為了方便結果的觀(guān)察,又加入了2個(gè)大的噪聲信號分別位于32.4MHz,12.4 MHz。

  基于FPGA的DDC濾波器設計與仿真

  將上圖所示的信號送入網(wǎng)絡(luò )后,信號變成I/Q兩路信號,將這兩路信號組合成復數信號后得到的復數信號的頻譜圖如圖11(a)所示。

  基于FPGA的DDC濾波器設計與仿真

  圖11(a)為原輸入信號的有用信號附近的細節圖,而圖11(b)為經(jīng)過(guò)網(wǎng)絡(luò )后得到的復數信號的幅頻響應圖。由于simulink的頻譜繪制工具顯示刷新的問(wèn)題它們看起來(lái)有了一點(diǎn)點(diǎn)的誤籌,但是,也可以發(fā)現經(jīng)下變頻后的信號有效的恢復了原信號的頻譜信息。它將原輸入信號的負邊頻線(xiàn)性搬移到了以0頻為中心的帶寬為4.1MHz的頻譜上來(lái)。

  6 結束語(yǔ)

  實(shí)際項目中接觸到的信號處理任務(wù)大多為帶通信號,如果直接采用傳統的奈奎斯特采樣定理對模擬信號進(jìn)行采樣,然后進(jìn)行數字信號處理任務(wù),這樣對后端的DSP器件的實(shí)時(shí)性要求太高。因此,通常我們都要先用一個(gè)來(lái)完成數字信號的下變頻操作,之后再由后端的DSP器件來(lái)完成信號處理任務(wù)。因此,如何合理的設計下變頻就顯得特別重要。本文針對如何設計DDC以及基于FPGA的System Generator的都作了簡(jiǎn)單的介紹。

濾波器相關(guān)文章:濾波器原理


fpga相關(guān)文章:fpga是什么


濾波器相關(guān)文章:濾波器原理


電源濾波器相關(guān)文章:電源濾波器原理



上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: FPGA DDC 濾波器 仿真

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>