<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設計應用 > SoC FPGA提升蜂巢網(wǎng)絡(luò )設備整合度

SoC FPGA提升蜂巢網(wǎng)絡(luò )設備整合度

作者: 時(shí)間:2013-09-28 來(lái)源:網(wǎng)絡(luò ) 收藏
0916/0940103510-3.jpg">

  圖5 整合可編程邏輯的自動(dòng)相關(guān)矩陣運算硬件加速器演算法與處理系統

  最終,無(wú)線(xiàn)傳輸效能決定硬件和軟件間所需的數字預失真功能分區。藉由調高頻譜校準程度以達到更佳效率的做法可能影響效能,原因在于要達到這種校準程度需要更高的處理效能。其他影響效能的因素也可能是更多的傳輸頻寬或是多個(gè)天線(xiàn)共用預測引擎。這只能針對單一的處理器節省空間和成本,加上采用另外的硬件加速器為許多資料路徑預失真器計算系數。

  在一些情況中,用ARM Cortex-A9處理器配合NEON單元執行的軟件效能可能已足夠,例如頻寬較窄的傳輸配置或只有一或兩個(gè)天線(xiàn)路徑處理資料的設計,可以為那些無(wú)線(xiàn)傳輸配置降低元件占用面積和物料成本。

  為將效能提升至更高的水準,設計人員可在建置自動(dòng)相關(guān)矩陣運算功能時(shí)加入更多平行運算機制,只要增加支援邏輯的建置則可達到更快的更新時(shí)間。進(jìn)一步的軟件設定也可顯示從硬件加速受惠的演算法的其他面向。無(wú)論有任何需求,現在的工具和芯片都可讓設計人員去探索在效能、面積和功耗間的各種取舍方法,在不受限于特定獨立型元件或程式設計方式的情況下,可用最少的力氣達成更高的運作效率。

  無(wú)線(xiàn)傳輸基礎設備需要低成本、低功耗和高可靠性。整合是達到這些目標的關(guān)鍵,但時(shí)至今日業(yè)界仍須在靈活度或產(chǎn)品上市時(shí)程方面做某種程度的讓步。此外,在處理效能方面仍持續對寬頻無(wú)線(xiàn)傳輸和更高作業(yè)效率有更多的要求。完全可編程元件具備雙核心處理器子系統、高效能和低功耗的可編程邏輯,可為目前和未來(lái)的無(wú)線(xiàn)傳輸需求提供可行解決方案。

  無(wú)論是遠端無(wú)線(xiàn)設備或者是主動(dòng)式天線(xiàn)陣列,設計人員可以打造具備更高生產(chǎn)力的產(chǎn)品,同時(shí)提供比現有的特定應用標準產(chǎn)品(ASSP)或特定應用集成電路(ASIC)方案更高的靈活度和效能。


上一頁(yè) 1 2 3 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>