<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > Altera Agilex?? 7 M系列FPGA正式量產(chǎn),提供行業(yè)領(lǐng)先的內存帶寬

Altera Agilex?? 7 M系列FPGA正式量產(chǎn),提供行業(yè)領(lǐng)先的內存帶寬

—— 經(jīng)優(yōu)化,Agilex?? 7 M系列FPGA專(zhuān)為AI與數據密集型應用設計,有效緩解內存瓶頸
作者: 時(shí)間:2025-04-10 來(lái)源:EEPW 收藏


本文引用地址:http://dyxdggzs.com/article/202504/469288.htm

近日,全球 創(chuàng )新技術(shù)領(lǐng)導者宣布, ? 7 M 系列正式量產(chǎn)出貨,這是現階段業(yè)界領(lǐng)先的集成高帶寬存儲器,并支持 DDR5 和 LPDDR5 存儲器技術(shù)的高端、高密度 。? 7 M 系列 FPGA 集成超過(guò) 380 萬(wàn)個(gè)邏輯元件,并針對 AI、數據中心、下一代防火墻、5G 通信基礎設施及 8K 廣播設備等對高性能、高有較高需求的應用進(jìn)行了專(zhuān)門(mén)優(yōu)化。

1744281797668801.png

隨著(zhù)AI、云計算和流媒體的高速發(fā)展,數據量也在呈指數級增長(cháng),因此,用戶(hù)對更高、更大容量和更高功率效率的需求也與日俱增。? 7 M 系列FPGA通過(guò)提供高邏輯密度、高性能結構和內存接口,加速數據吞吐速度,同時(shí)減少內存瓶頸和延遲,從而幫助用戶(hù)應對挑戰。

Agilex? 7 M 系列FPGA憑借其硬化內存片上網(wǎng)絡(luò )(NoC)接口,以及對封裝內HBM2E 和硬化DDR5/LPDDR5 內存控制器的支持,實(shí)現了高達 1 TBps 的業(yè)界超高速。

如下為Agilex? 7 M系列FPGA的相關(guān)應用案例:

●   數據中心:在現階段的云數據中心中,Agilex? 7 M 系列FPGA提供高內存帶寬和高性能 FPGA 結構,可更快地處理生成式 AI 模型的數據,并以更高的能效進(jìn)行數據處理。

●   網(wǎng)絡(luò ):在下一代防火墻應用中,Agilex? 7 M 系列FPGA提供高性能數據路徑、深度內存緩沖區和高帶寬連接。

●   廣播設備:在下一代 8K 超高清視頻中,Agilex? 7 M 系列FPGA提供高帶寬連接,支持圖像傳感器通道和 FPGA 之間的海量數據傳輸。

●   測試和測量設備:Agilex? 7 M系列FPGA通過(guò)支持下一代800 GbE測試設備的開(kāi)發(fā),助力千兆以太網(wǎng)技術(shù)的發(fā)展。

Agilex? 7 M 系列FPGA憑借其總體運營(yíng)成本(TCO)優(yōu)勢,吸引了包括AI公司 Positron 在內的眾多用戶(hù)。

Positron 首席技術(shù)官兼創(chuàng )始人 Thomas Sohmers 在談到 解決方案時(shí)表示:“通過(guò)采用 Agilex? 7 M 系列提供的優(yōu)化的內存架構,Positron 實(shí)現了超過(guò) 93% 的帶寬利用率,遠高于 GPU 系統常見(jiàn)的 10-30%。這一顯著(zhù)優(yōu)勢,也使 Positron 在運行 Llama3 系列和基于 MOE 的推理模型等LLM推理任務(wù)時(shí),相比領(lǐng)先的 GPU 解決方案,性?xún)r(jià)比和能效均提升了 3.5 倍1?!?/p>

Altera產(chǎn)品管理和市場(chǎng)營(yíng)銷(xiāo)主管Deepali Trehan指出:“Agilex? 7 M 系列FPGA代表著(zhù) FPGA 技術(shù)的重大飛躍。通過(guò)結合 HBM 內存、DDR5、LPDDR5 和高密度 FPGA 結構,我們能夠幫助客戶(hù)以卓越的效率和性能應對極為嚴苛的內存密集型工作負載?!?/p>

Agilex? 7 M系列FPGA的主要特性包括:

●   DDR5和LPDDR5支持:硬化控制器支持高達 179 GBps,從而支持新一代的內存標準、更高的帶寬和更低的功率。

●   封裝內HBM2E內存:高達 32 GB 的高帶寬內存,提供高達 820 GBps 的峰值內存帶寬。

●   片上網(wǎng)絡(luò )(NoC)功能:針對封裝內和板載內存資源均可提供高帶寬、資源高效的訪(fǎng)問(wèn)。

●   領(lǐng)先的收發(fā)器功能:具有用于 PCIe 5.0、Compute Express Link (CXL) 2.0 和 400G 以太網(wǎng)的硬化技術(shù)知識產(chǎn)權 (IP),并憑借高達 116 Gbps 的收發(fā)器運行速度,成為業(yè)界領(lǐng)先的解決方案。

Altera Agilex? 7 M 系列FPGA現已投產(chǎn),并面向全球客戶(hù)出貨,預計其產(chǎn)品供應將持續至 2035 年。如需了解更多信息,請聯(lián)系您所在地區的 Altera 銷(xiāo)售。



關(guān)鍵詞: Altera Agilex FPGA 內存帶寬

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>