<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 網(wǎng)絡(luò )與存儲 > 新品快遞 > Microchip推出用于數據中心計算的新型CXL?智能存儲控制器,助力現代CPU優(yōu)化應用工作負載

Microchip推出用于數據中心計算的新型CXL?智能存儲控制器,助力現代CPU優(yōu)化應用工作負載

—— SMC 2000系列可為下一代CPU和SoC提供DDR存儲帶寬和容量擴展、可靠性和介質(zhì)靈活性,提高人工智能和機器學(xué)習性能
作者: 時(shí)間:2022-08-03 來(lái)源:電子產(chǎn)品世界 收藏

受處理器增加存儲通道的限制,來(lái)自人工智能(AI)和機器學(xué)習(ML)工作負載、云計算和部署于傳統并行連接存儲器上的數據分析的連續計算需求已達到效率的極限。 Technology Inc.(美國微芯科技公司)今日宣布擴大旗下串行連接產(chǎn)品陣容,推出基于Compute Express Link?CXL?)的新型SMC 2000系列智能存儲控制器,使CPU、GPUSoC能夠利用CXL接口連接DDR4DDR5存儲器。該解決方案可為每個(gè)內核提供更大的存儲帶寬和更高的存儲容量,并使現代CPU能夠優(yōu)化應用工作負載,從而降低的整體總擁有成本。 image.png

本文引用地址:http://dyxdggzs.com/article/202208/436946.htm

低延遲SMC 2000 16x32GSMC 2000 8x32G的設計符合CXL 1.1CXL 2.0規范、DDR4DDR5 JEDEC標準,并支持PCIe? 5.0規范速度。SMC 2000 16x32G是業(yè)界容量最大的控制器,有16條通道,運行速度為32 GT/s,支持DDR4-3200DDR5-4800的兩個(gè)通道,從而大大減少了每個(gè)存儲通道所需的主機CPUSoC引腳數量。

 

典型的CXL連接的存儲模塊包括512 GB或以上存儲器,提供了有效的機制來(lái)增加處理內核事務(wù)可用的存儲帶寬。這種新的模式轉變讓運營(yíng)商能夠根據實(shí)際應用需求,部署更廣泛的存儲器與CPU內核的比例,從而提高存儲器利用率,降低總擁有成本。

 

解決方案業(yè)務(wù)部副總裁Pete Hazen表示:“很高興向市場(chǎng)推出我們首款基于CXL的串行。我們很早就認定CXL是一項顛覆性技術(shù),對相關(guān)標準的制定不可或缺。Microchip在存儲器基礎設施市場(chǎng)持續深耕,致力于提升廣泛的SoC應用的性能和效率,以支持高性能數據中心應用不斷增長(cháng)的存儲要求。

 

CXL聯(lián)盟主席Siamak Tavallaei表示:成立CXL聯(lián)盟的初衷是向業(yè)界提供一個(gè)開(kāi)放標準,以提升下一代數據中心的性能。我們很高興看到Microchip作為CXL聯(lián)盟的重要貢獻者,推出了一款CXL解決方案,有助于為高性能異構計算構建新的生態(tài)系統。

 

Microchip基于SMC 2000 CXL的存儲控制器采用創(chuàng )新設計,提供可靠性、可用性和可維護性(RAS)功能,將解決方案的效率和性能提升到新的水平。通過(guò)CXL連接,SMC 2000外部存儲控制器使CPUSoC能夠利用具有不同成本、功耗和性能指標的多種介質(zhì)類(lèi)型,而無(wú)需為每種不同類(lèi)型介質(zhì)集成專(zhuān)門(mén)的存儲控制器。例如,通過(guò)使用帶有DDR-4存儲器的SMC 2000控制器,僅直接支持DDR5的高級CPU現在也可以重新使用DDR-4存儲器擴展。借助雙重簽名認證和可信平臺支持、安全調試和安全固件更新,可確?;?/span>SMC 2000 CXL的控制器系列也能滿(mǎn)足所有關(guān)鍵的存儲和企業(yè)應用安全需求。

 

數據中心應用工作負載需要未來(lái)的存儲器產(chǎn)品能夠提供與今天基于并行DDR的存儲產(chǎn)品相同的高性能帶寬、低延遲和可靠性。CXL平臺是近年來(lái)最大的行業(yè)顛覆性技術(shù)之一,為CPU帶來(lái)了新的標準串行接口,可將存儲器擴展到并行DDR接口之外,為數據中心提供更高的效率和性能。

 

開(kāi)發(fā)工具

為了支持客戶(hù)建立符合CXL標準的前沿系統,SMC 2000配備了并行設計導入(design-in collateral)和ChipLink診斷工具,可通過(guò)直觀(guān)的GUI提供廣泛的調試、診斷、配置和分析工具。

 

供貨與定價(jià)

SMC 2000 16x32G將在2022年第三季度向部分客戶(hù)提供樣品。如需訂購樣品,請聯(lián)系Microchip銷(xiāo)售代表。

 

來(lái)自CXL社區的更多評論

AMD數據中心生態(tài)系統和解決方案企業(yè)副總裁Raghu Nambiar表示:“今天的數據中心需要在整個(gè)計算生態(tài)系統中不斷創(chuàng )新,包括存儲接口技術(shù),以滿(mǎn)足客戶(hù)的性能和可擴展性要求。Microchip新推出的SMC 2000利用CXL接口進(jìn)行存儲擴展,可以大大提升系統性能。我們很高興能與Microchip合作,為我們共同的客戶(hù)提供強大的存儲解決方案,推動(dòng)計算機行業(yè)向前發(fā)展,以滿(mǎn)足下一代數據中心的需求?!?/span>

 

Cadence公司高級副總裁兼系統與驗證部總經(jīng)理Paul Cunningham表示:“CadenceMicrochipCXL驗證和合規性測試方面進(jìn)行了密切合作,利用多種Cadence驗證IP產(chǎn)品對推進(jìn)AIHPC應用性能所需的互聯(lián)技術(shù)進(jìn)行了精準調試。Microchip發(fā)布的SMC 2000 CXL控制器提供了下一代CPUGPU所需的存儲帶寬和容量擴展,以加速高性能計算?!?/span>

 

戴爾研究員兼副總裁Stuart Berke表示:“戴爾是CXL的有力推動(dòng)者,并積極參與CXL聯(lián)盟事務(wù)和標準制定。CXL提供了所需的靈活基礎設施,可優(yōu)化我們未來(lái)系統現有和新興工作負載的總成本。我們很高興看到Microchip基于SMC 2000 CXL的智能存儲控制器進(jìn)入CXL存儲生態(tài)系統?!?/span>

 

英特爾技術(shù)計劃總監Jim Pappas表示:“目前,對低延遲和高帶寬I/O解決方案的需求推動(dòng)了CXL的發(fā)展。MicrochipSMC 2000智能存儲控制器是發(fā)展中的CXL生態(tài)系統的主要貢獻者,我們很高興看到他們的投入推動(dòng)了CXL設備的更廣泛部署,并促進(jìn)行業(yè)快速采用。

 

聯(lián)想基礎設施解決方案集團首席技術(shù)官Greg Huff表示:“作為CXL聯(lián)盟的積極成員,聯(lián)想致力于開(kāi)發(fā)這一重要標準,并幫助建立圍繞新CXL互連的生態(tài)系統。我們很高興參與開(kāi)發(fā)解決方案的工作,幫助實(shí)現數據中心性能和效率的新時(shí)代,并與Microchip合作,促進(jìn)創(chuàng )新的CXL產(chǎn)品在未來(lái)聯(lián)想系統中的發(fā)展和采用?!?/span>

 

美光計算和網(wǎng)絡(luò )業(yè)務(wù)部高級副總裁兼總經(jīng)理Raj Hazra表示:“我們堅決支持發(fā)展豐富的創(chuàng )新存儲技術(shù)生態(tài)系統,以提高系統規模的容量和性能。CXL是一項突破性的創(chuàng )新技術(shù),將為可組合的系統架構打開(kāi)大門(mén),促進(jìn)以新的方式連接美光行業(yè)領(lǐng)先的內存和存儲?!?/span> 

 

三星電子存儲器全球銷(xiāo)售和營(yíng)銷(xiāo)副總裁、CXL聯(lián)盟總監Cheolmin Park表示:“在推出全球首個(gè)基于ASICCXL DRAM模塊以及開(kāi)源軟件工具包之后,三星將繼續與我們的客戶(hù)和合作伙伴合作,推動(dòng)CXL產(chǎn)品的商業(yè)化,以滿(mǎn)足對數據密集型應用日益增長(cháng)的需求。我們很高興MicrochipSMC 2000智能存儲控制器將能提供數據中心行業(yè)所需的內存性能和容量擴展,從而以更高的成本效率管理日益密集的存儲工作負載。

 

SK海力士DRAM產(chǎn)品企劃副總裁Uksong Kang表示:“預計CXL存儲解決方案將在未來(lái)為業(yè)界創(chuàng )造許多新的機會(huì ),未來(lái)將不斷出現更復雜的以?xún)却鏋榛A的應用。它將使客戶(hù)能夠以更低的總體擁有成本,通過(guò)對帶寬和容量的額外擴展來(lái)更有效地管理存儲器。SK海力士期望MicrochipSMC 2000存儲控制器可提供一個(gè)理想的解決方案,以滿(mǎn)足此類(lèi)需求,并加快擴大整個(gè)CXL生態(tài)系統?!?/span>

SMART Modular專(zhuān)業(yè)存儲器業(yè)務(wù)副總裁Satya Iyer表示:“SMART已經(jīng)將MicrochipSMC 2000設計到CXL E3.S存儲模塊(XMM)中,并且正在應用到支持CXL的新平臺中。SMART在推出基于新興工業(yè)互聯(lián)標準(如OpenCAPI DDIMM)的新產(chǎn)品方面擁有豐富的經(jīng)驗,現在正攜手MicrochipXMM加入我們的CXL產(chǎn)品陣容?!?/span>




評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>