<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 電源與新能源 > 設計應用 > 基于同步降壓DC/DC調整器的供電模塊設計

基于同步降壓DC/DC調整器的供電模塊設計

作者: 時(shí)間:2018-08-28 來(lái)源:網(wǎng)絡(luò ) 收藏

隨著(zhù)工藝技術(shù)的發(fā)展與市場(chǎng)需求,超大規模、高速、低功耗的新型現場(chǎng)可編程邏輯器件(FPGA)不斷推出,給電路設計帶來(lái)極大的方便。在采用大規模FPGA的開(kāi)發(fā)系統中,供電模塊的設計將直接影響到系統的穩定性,因此設計出高效、穩定的供電模塊顯得尤為重要。本文以可擴展網(wǎng)絡(luò )交換調度系統的FPGA驗證平臺為例,介紹FPGA供電模塊的設計方法。

本文引用地址:http://dyxdggzs.com/article/201808/387844.htm

目前,FPGA、DSP等芯片的電源供電方案主要有三種:低壓差線(xiàn)性穩壓器(LDO)、電源模塊和開(kāi)關(guān)穩壓電源。其中采用集成FET的稱(chēng)為,采用非集成FET的稱(chēng)為DC/DC控制器。

LDO的基本原理是根據負載電阻的變化情況調節自身的內阻,從而保證穩壓器輸出端的電壓不變,因此LDO只適用于降壓變換。其具體效果與輸入/輸出電壓比有關(guān),變換效率可以簡(jiǎn)單地看作輸出與輸入電壓之比。由于采用線(xiàn)性調節原理,瞬態(tài)特性好。LDO本質(zhì)上沒(méi)有輸出紋波,但隨著(zhù)LDO的輸入/輸出電壓差別增大或者輸出電流增加,LDO的發(fā)熱比會(huì )成比例增大,所以在散熱控制方面要求很高。LDO穩壓器為電流輸出要求較低的應用提供了體積小且廉價(jià)的解決方案。

利用了磁場(chǎng)儲能,無(wú)論升壓、降壓或是兩者同時(shí)進(jìn)行,都可以實(shí)現相當高的變換效率。由于變換效率高,因此發(fā)熱很小,散熱處理得以簡(jiǎn)化,所以一般不再需要附加一個(gè)成本較高、面積較大的散熱器??紤]到DC/DC調整器集成有FET,使用時(shí)只需外接一個(gè)電感和必不可少的輸入電容和輸出電容,故可以使整個(gè)解決方案的空間利用率大大提高,尤其對于需要大電流的FPGA來(lái)說(shuō)十分理想。由于是開(kāi)關(guān)穩壓器電源,與LDO相比,DC/DC 調整器輸出紋波電壓較大、瞬時(shí)恢復時(shí)間較慢、容易產(chǎn)生電磁干擾(EMI)。要取得低紋波、低EMI、低噪聲的電源,關(guān)鍵在于電路設計,尤其是輸入/輸出電容、輸出電感的選擇和布局。DC/DC調整器占用面積較大。

DC/DC控制器和DC/DC調整器的差別主要是沒(méi)有內置的FET。因此,設計者可以選用有特定導通電阻的外接FET晶體管,并根據應用的需要調整電流,使設計具有很大的靈活性,這在需要十幾甚至幾十安培電流的特大規模FPGA開(kāi)發(fā)系統中非常有用。與DC/DC調整器相比,采用這種方案設計,既要選擇適當的輸入電容/輸出電容、輸出電感,又要選擇符合要求的FET,增加了設計難度和總成本。此外,由于FET外置,占用空間也相對較大。

電源模塊從原理上來(lái)說(shuō)是個(gè)開(kāi)關(guān)穩壓器,所以它的效率非常高。相對于普通開(kāi)關(guān)穩壓器,它的集成度更高,因此外圍只需要一個(gè)輸入電容和一個(gè)輸出電容即可工作,設計簡(jiǎn)便,適合要求開(kāi)發(fā)周期非常短的應用。它一般以可插拔的形式給出。由于電源模塊上集成了幾乎所有可以集成的東西,靈活性相對較差,價(jià)格也相對較高。

器件選型與功能介紹

本文中的交換調度系統的FPGA驗證平臺采用4片Xilinx VirtexII FPGA作為網(wǎng)絡(luò )包調度器實(shí)現可擴展的交換調度功能,其中VirtexII的核心電壓VCCINT為1.5V,輔助電壓VCCAUX和輸出驅動(dòng)電壓 VCCO均為3.3V。由于需要對4片FPGA供電,電源板面積較大。為了調試方便,對整個(gè)供電電路采用單獨設計制板,根據器件和系統的要求,本設計采用 DC/DC調整器方案。

采用DC/DC調整器的供電方案雖然有多種,但考慮到每個(gè)供電模塊需要對兩片FPGA供電,而且通過(guò)仿真估算出的每片FPGA的最大電流為2A左右,加上一定的裕量,因此需要單個(gè)供電模塊最大能夠提供6A左右的電流。

TPS54610是TI公司專(zhuān)門(mén)為DSP、ASIC和FPGA等多芯片系統供電而設計的一款低電壓輸入、大電流輸出的DC/DC調整器,內含 30MΩ、12A峰值電流的MOSFET開(kāi)關(guān)管,最大可輸出6A電流。輸出電壓從0.9V到3.3V可調,誤差率為1%。開(kāi)關(guān)頻率可固定在350kHz或 550kHz,也可以在280kHz到700kHz之間調整。另外,它還具有限流電路、低壓閉鎖電路和過(guò)熱關(guān)斷電路。而且TPS54610的集成化設計又減少了元件數量和體積,因此,可廣泛用于低電壓輸入、大電流輸出的分散電源系統中。經(jīng)過(guò)分析,采用兩片TPS54610為兩片FPGA供電的方案。

TPS54610采用28腳TSSOP封裝,其引腳排列如圖1所示。各引腳功能如下:

·AGND(1腳):模擬地。

·VSENSE(2腳):誤差放大反饋輸入,通過(guò)補償網(wǎng)絡(luò )/輸出分壓器連接輸出電壓。

·COMP(3腳):誤差放大器輸出,COMP腳與VSENSE腳間應接頻率補償電路。

·PWRGD(4腳):當VSENSE端的電壓高于Vref的90%時(shí),輸出為高,否則為低。

·BOOT(5腳):自舉電路輸出,在BOOT腳和PH腳之間應連接0.022μF~0.1μF的電容。

·PH(6~14腳):相輸出,功率MOSFET高低端與輸出電感的連接點(diǎn)。

·PGND(15~19腳):電源地,使用時(shí)應與AGND單點(diǎn)連接。

·VIN(20~24腳):電源輸入,與PGND間應連接10μF的電容。

·VBIAS(25腳):內部偏壓調節,與AGND引腳間應接一個(gè)0.1μF~1μF的陶瓷電容。

·SS/ENA(26腳):軟啟動(dòng)/輸入輸出使能端,可提供控制器允許工作邏輯信號。 該腳的另一個(gè)功能是通過(guò)外接電容設置軟啟動(dòng)時(shí)間。


上一頁(yè) 1 2 3 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>