數字頻率正弦信號發(fā)生器控制電路
直接數字頻率合成DDS(Direct Digital Syndaesis)是實(shí)現數字化的一項關(guān)鍵技術(shù),廣泛應用于電信與電子儀器領(lǐng)域。DDS 通常是在CPLD 或FPGA 內設置邏輯電路實(shí)現的,但由于DDS 輸出受到D/A 轉換器的速率及D/A 轉換后I/V 轉換中運放的帶寬增益和響應時(shí)間的限制,CPLD 和FPGA 內部實(shí)現方案在高頻段信號幅值已不穩定。因此,這里介紹一種基于DDS 器件AD9851的信號發(fā)生器設計方案。
本文引用地址:http://dyxdggzs.com/article/201710/369315.htmAD9851電路模塊和控制邏輯
由于A(yíng)D9851工作頻率較高,容易引入較大噪聲,因此需要注意電源與地線(xiàn)的連接,以減小噪聲。為避免高頻干擾,用PCB 制板實(shí)現AD9851及其外圍。其電路如圖2所示。
頻率控制字和相位控制字寫(xiě)入時(shí)序有并行和串行兩種方式,這可用PFGA 內部狀態(tài)機實(shí)現。該系統設置的FM 調制分為兩級最大頻偏:5kHz 和10kHz,而PSK 調制信號由改變相位控制字實(shí)現??刂谱旨袄碚撝涤嬎闳缦拢旱皖l段DDS 波表輸出數據為14位(214=16,384)。PSK 控制字在DDS 波表輸出值大于16,384/2=8,192時(shí),改變相位180°。由于A(yíng)D9851相位控制字為高5位,故若改變180°則改變相位控制字8’h90。AD9851的最高輸出150MHz 對應頻率控制字32’hFFFFFFFF(十六進(jìn)制),故1Hz 對應28.633,1(十進(jìn)制)。
正弦信號發(fā)生器的信號輸出范圍達100Hz~lOMHz,頻率穩定度優(yōu)于10-4,幅度穩定可調,同時(shí)可輸出各種常用調制信號,并具有即時(shí)頻率轉換、控制靈活、幅度穩、體積小、成本低等優(yōu)點(diǎn),使得該系統能夠在各種便攜領(lǐng)域用作信號源。積小、成本低等優(yōu)點(diǎn),使得該系統能夠在各種便攜領(lǐng)域用作信號源。
評論