在電路設計中如何減少電路板上串擾的設計原則
隨著(zhù)電路板上走線(xiàn)密度越來(lái)越高,信號串擾總是一個(gè)難以忽略的問(wèn)題。因為不僅僅會(huì )影響電路的正常工作,還會(huì )增加電路板上的電磁干擾。
本文引用地址:http://dyxdggzs.com/article/201710/365385.htm在電路板上的一些高頻信號會(huì )串擾到MCU電路或者M(jìn)CU的I/O接口電路,形成共模電壓,眾所周知,共模電壓在電路設計時(shí)是最讓人討厭的玩意兒,因此,設計電路板時(shí)要避免各種可能造成電路工作不正常的共模電壓的串擾。
減小電路板上串擾的設計原則簡(jiǎn)單歸類(lèi)
1,通過(guò)合理布局使各個(gè)元器件之間的連線(xiàn)盡量短。
2,由于串擾程度和施加干擾信號的頻率成正比,因此要使高頻信號線(xiàn)遠離敏感信號線(xiàn)。
3,施加干擾信號線(xiàn)與受到干擾信號線(xiàn)不僅要遠離,最好要用地線(xiàn)隔離,并且避免相互平行走線(xiàn)。
4,在多層PCB板中,施加干擾信號線(xiàn)與受到干擾信號線(xiàn)或敏感信號走線(xiàn)要用地線(xiàn)隔離或相隔地層。
5,在多層PCB板中,施加干擾信號線(xiàn)與受到干擾信號線(xiàn)分別在地線(xiàn)或地層的相對兩面,也就是隔層。
6,盡量使用輸入阻抗較低的敏感電路,必要時(shí)可以使用旁路電容降低敏感電路的輸入阻抗。
最后注意的是,在布線(xiàn)時(shí),地線(xiàn)對于抑制信號串擾的作用是非常明顯的,在干擾線(xiàn)和受干擾線(xiàn)直接布地線(xiàn),可以將串擾降低10db左右。
著(zhù)名的3W布線(xiàn)規則
在抑制電路板走線(xiàn)信號串擾方面,有一個(gè)非常有名的3W布線(xiàn)規則(其中W就是布線(xiàn)寬度),它的內容是:對于寬度是3W的信號線(xiàn),如果其他走線(xiàn)的中心和它的中心之間的距離大于3W,就能避免信號之間的串擾。如下圖所示。
根據這個(gè)規則,3W范圍內包含了信號電流產(chǎn)生的75%的磁通量,只要相鄰的導線(xiàn)在這個(gè)范圍之外,信號之間的串擾就不會(huì )很?chē)乐?,值得注意的是,信號電流產(chǎn)生的磁通量的98%包含在10W范圍內。
評論