基于FPGA的O-QPSK調制解調器設計
利用Quartus Ⅱ和ModelSim軟件,基于EP2C35芯片FPGA開(kāi)發(fā)平臺,通過(guò)Verilog-HDL語(yǔ)言,完成了O-QPSK調制解調器的設計.該設計具有結構簡(jiǎn)單、占用芯片面積少、便于生成IP核等優(yōu)點(diǎn).電路與系統的仿真結果表明,所預期的功能均已實(shí)現,該方法適合在無(wú)線(xiàn)傳感器網(wǎng)絡(luò )及低功耗通信集成電路設計中應用.
基于FPGA的O_QPSK調制解調器設計.pdf
評論