<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 用DSP和FPGA構成多普勒測量系統

用DSP和FPGA構成多普勒測量系統

作者: 時(shí)間:2017-02-06 來(lái)源:網(wǎng)絡(luò ) 收藏


DSP讀取和存儲FPGA執行操作的結果。一旦完成一系列掃描,處理器就可以構建出一幅針對掃描區域的數字圖像??梢詾椴煌乃俣确峙洳煌念伾?按照線(xiàn)性、對數或任何其他比例),并將數字圖像轉換成視頻圖像,在圖形終端上實(shí)時(shí)顯示或記錄下來(lái)留待以后回放。利用眾多可以得到的軟件或工具包中的一個(gè),還可以在處理器中輕松實(shí)現到JPEG或其他視頻格式的轉換, 還可以采用其他系統分割進(jìn)行實(shí)驗。如果實(shí)時(shí)視頻處理和存儲占用了處理器過(guò)多帶寬,可以將算法的一部分(比如掃描數據的預處理)放在FPGA中來(lái)執行。

測量過(guò)程的另一個(gè)重要部分是確定目標的質(zhì)量??梢酝ㄟ^(guò)測量從焦點(diǎn)返回探測器的能量大小來(lái)實(shí)現這一功能。返回的能量越多,則目標越大(一般而言)。當測量的目標具有固定連貫性時(shí)(如在管道中流動(dòng)的油或其他液體),這種測量效果特別好,但當系統中存在各種不同質(zhì)量或反射時(shí),測量就很困難了。

顯然,對被測系統多些了解可以為測量過(guò)程提供一些線(xiàn)索。通過(guò)存儲與返回信號的幅度相對應的數字值,可以為FPGA協(xié)處理器增加能量測量功能。該值也是經(jīng)過(guò)了FPGA的延遲。

作為選擇,JPEG處理可以作為一項獨立的功能通過(guò)FPGA來(lái)執行,從而使處理器留出更多時(shí)間進(jìn)行數據預處理器。有許多選項可供選擇,但提供一種能夠快速實(shí)現不同分割的易用平臺才是至為重要的。

類(lèi)似的以協(xié)處理為本的應用可以從硬件開(kāi)發(fā)平臺的使用中獲得好處。利用硬件平臺可以讓您輕松實(shí)驗各種系統和算法分割--將一些功能在FPGA 中實(shí)現,而另一些功能放在DSP中。DSP應用程序一般很難用軟件進(jìn)行仿真,因此快速創(chuàng )建硬件/固件/軟件平臺的能力可以極大地縮短開(kāi)發(fā)時(shí)間。使用賽靈思工具套件中的協(xié)仿真工具,通過(guò)The MathWorks Simulink和目標硬件進(jìn)行開(kāi)發(fā),是一種可以大大縮短設計時(shí)間的技巧。

圖3:示例系統框圖。



Avnet DSP協(xié)處理器設計套件

Avnet DSP協(xié)處理設計套件是針對以DSP為導向、同時(shí)需要使用FPGA和DSP的廣泛應用開(kāi)發(fā)而設計的。套件配有兩塊主電路板。Virtex-4評估板(如圖4所示)配有 Xilinx Virtex-4 SX-FF668 FPGA、平臺閃速配置PROM、擴展連接器、CypressCY7C68013USB2.0 控制器、國家半導體的DP83847 10/100 以太網(wǎng)端口、128x64 OSRAM 圖形顯示器、8MB閃存、32MB DDR SDRAM 以及各種用戶(hù)開(kāi)關(guān)和LED。第二塊電路板是 TI DSP 適配器模塊(如圖5所示),用于在Virtex-4 電路板和各種 TI DSP評估板之間起接口作用??梢詮?Avnet公司購買(mǎi)TI電路板,完成開(kāi)發(fā)平臺的構建。  

本文引用地址:http://dyxdggzs.com/article/201702/338454.htm

上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: dspFPGA測量系統多普

評論


技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>