衛星通信系統誤碼率測試
現代通訊中數據通訊越來(lái)越重要,評估誤碼率是評判傳輸系統性能的最終標準。誤碼率的測試都是作為一個(gè)系統指標主要集中在基帶信源碼的測試。隨著(zhù)系統集成度的復雜性增加,系統功能劃分細化導致了在分機系統中也需要進(jìn)行誤碼率的測試。接收機,發(fā)射機的誤碼測試已經(jīng)越來(lái)越多的出現在我們面前。而誤碼率測試系統所面對的信號已經(jīng)由傳統的信源信號轉變?yōu)槟M的中頻信號,甚至是射頻信號。
本文引用地址:http://dyxdggzs.com/article/201701/335987.htm2.平臺的組成框圖
系統組成:81250誤碼率分析系統。
如圖1,測試系統由安捷倫ParBERT 81250A 并行誤碼測試系統構成。ParBERT 81250A 并行誤碼測試系統采用VXI模塊化構架,為了滿(mǎn)足用戶(hù)不同的測試需求,以及增強系統配置擴展升級的靈活性,系統硬件劃分為前端、數據模塊、時(shí)鐘模塊、主機箱,系統控制計算機組成(如下圖所示)。前端決定了數據端口的特性(碼型發(fā)生器/誤碼分析器)能力,而數據模塊作為小的機架,承載前端并最終實(shí)現其(碼型發(fā)生器/誤碼分析器)功能。這樣,數據模塊就能夠對數據碼形(包括用戶(hù)自定義數據文件,標準PRBS/PRWS)進(jìn)行生成、排序和分析。所有數據模塊需要至少一個(gè)時(shí)鐘模塊驅動(dòng),才可以產(chǎn)生/分析相應速率的數據,其作用是產(chǎn)生儀器的公用系統時(shí)鐘或頻率。
3.平臺的功能特點(diǎn)
可測試復雜的具有多通道,多種頻率的設備,例如完成數字視頻多路復用器/解復用器(并串轉換器/串并轉換器)電路測試,可利用一個(gè)通道向被測設備提供/接收控制信號,并可對來(lái)自被測設備的控制信號作出響應可測試多種邏輯電平,如預設CML、LVDS、ECL、PECL、SSTL-2等電平。而且用戶(hù)可以自定義邏輯電平。
可生成包含基于存儲器的數據和、或PRBS并支持生成具有報頭和凈荷的數據包。利用嵌套循環(huán),原則上可以生成任何長(cháng)度數據包。例外可以通過(guò)捕獲數據直接生成測試數據包。
在測試過(guò)程中,可以自動(dòng)將預期數據與輸入數據進(jìn)行對準,無(wú)須以手工方式找到正確的采樣點(diǎn),故可節省時(shí)間,一般僅需100ms如果終端上的誤碼率超過(guò)了再同步誤碼率的門(mén)限,則測量自動(dòng)實(shí)現再同步在改變分析儀時(shí)延設置時(shí)測量連續進(jìn)行抖動(dòng)模擬,用于抖動(dòng)容限測試
4.儀器的性能參數
81250誤碼率測試平臺主要指標
項目 | 675 Mb/s平臺 |
數據率 | 333.3 Kb/s~675 Mb/s |
通道數 | 4(2發(fā)2收) |
輸入/輸出 | Differential和single ended |
輸出數據 | PRBS/PRWS/ 2 MB memory |
碼型格式 | DNRZ, RZ, R1 |
輸出幅度/分辨率 | 0.1V~3.5V/10mV |
可變上升/下降時(shí)間范圍 | 0.5~4.5ns |
抖動(dòng) | 數據模式:<100ps(峰值)(80ps典型值) 時(shí)鐘模式:8ps(RMS,典型值) |
輸出通道加 | XOR或模擬 |
輸入靈敏度 | 差分:50mv 單端:100mv |
輸入電壓范圍 | 0~+5v和-2~+3v |
理想輸入信號的相位容限 | >1UI~100ps |
數字電平 | TTL, (P)ECL, LVDS |
5.平臺的配置
81250A: 并行誤碼分析儀系統
81250 #013 IEEE 1394 PC link to VXI
81250 #149 E8403A (VXI 13 slot mainFrame)
E4857A Control software.
E4805B*1 2.7GHz Central Clock Module
E4832A*1 675Mb/s Gen./An. Module
E4838A*2 675Mb/s Generator Front End
E4835A*1 675Mb/s Analyzer Front End
評論