I2C總線(xiàn)之(一)---概述
- 概述:
I²C是Inter-Integrated Circuit的縮寫(xiě),發(fā)音為"eye-squared cee" or "eye-two-cee", 它是一種兩線(xiàn)接口。
本文引用地址:http://dyxdggzs.com/article/201612/330882.htmI²C 只是用兩條雙向的線(xiàn),一條 Serial Data Line (SDA) ,另一條Serial Clock (SCL)。
SCL:上升沿將數據輸入到每個(gè)EEPROM器件中;下降沿驅動(dòng)EEPROM器件輸出數據。(邊沿觸發(fā))
SDA:雙向數據線(xiàn),為OD門(mén),與其它任意數量的OD與OC門(mén)成"線(xiàn)與"關(guān)系。
- 輸出級
每一個(gè)I2C總線(xiàn)器件內部的SDA、SCL引腳電路結構都是一樣的,引腳的輸出驅動(dòng)與輸入緩沖連在一起。其中輸出為漏極開(kāi)路的場(chǎng)效應管,輸入緩沖為一只高輸入阻抗的同相器,這種電路具有兩個(gè)特點(diǎn):
1)由于SDA、SCL為漏極開(kāi)路結構(OD),因此它們必須接有上拉電阻,阻值的大小常為 1k8, 4k7 and 10k ,但1k8 時(shí)性能最好;當總線(xiàn)空閑時(shí),兩根線(xiàn)均為高電平。連到總線(xiàn)上的任一器件輸出的低電平,都將使總線(xiàn)的信號變低,即各器件的SDA及SCL都是線(xiàn)"與"關(guān)系。
2)引腳在輸出信號的同時(shí)還將引腳上的電平進(jìn)行檢測,檢測是否與剛才輸出一致,為"時(shí)鐘同步"和"總線(xiàn)仲裁"提供了硬件基礎。
- 主設備與從設備
系統中的所有外圍器件都具有一個(gè)7位的"從器件專(zhuān)用地址碼",其中高4位為器件類(lèi)型,由生產(chǎn)廠(chǎng)家制定,低3位為器件引腳定義地址,由使用者定義。主控器件通過(guò)地址碼建立多機通信的機制,因此I2C總線(xiàn)省去了外圍器件的片選線(xiàn),這樣無(wú)論總線(xiàn)上掛接多少個(gè)器件,其系統仍然為簡(jiǎn)約的二線(xiàn)結構。終端掛載在總線(xiàn)上,有主端和從端之分,主端必須是帶有CPU的邏輯模塊,在同一總線(xiàn)上同一時(shí)刻使能有一個(gè)主端,可以有多個(gè)從端,從端的數量受地址空間和總線(xiàn)的最大電容 400pF的限制?! ?/p>
- 主端主要用來(lái)驅動(dòng)SCL line;
- 從設備對主設備產(chǎn)生響應;
二者都可以傳輸數據,但是從設備不能發(fā)起傳輸,且傳輸是受到主設備控制的。
4.速率:
普通模式:100kHz;
快速模式:400kHz;
高速模式:3.4MHz;
沒(méi)有任何必要使用高速SCL,將SCL保持在100k或以下,然后忘了它吧。
評論