讓代碼助你理解I2C總線(xiàn)
SCL:上升沿將數據輸入到每個(gè)EEPROM器件中;下降沿驅動(dòng)EEPROM器件輸出數據。(邊沿觸發(fā))
本文引用地址:http://dyxdggzs.com/article/201612/329771.htmSDA:雙向數據線(xiàn),為OD門(mén),與其它任意數量的OD與OC門(mén)成“線(xiàn)與”關(guān)系。
為了加深對I2C總線(xiàn)的理解,用C語(yǔ)言模擬IIC總線(xiàn),邊看源代碼邊讀波形:
如下圖所示的寫(xiě)操作的時(shí)序圖:
讀時(shí)序的理解同理。對于時(shí)序不理解的朋友請參考“I2C總線(xiàn)概述及時(shí)序總結”
完整的程序如下:
#include
#define uchar unsigned char
#define uint unsigned int
#define write_ADD 0xa0
#define read_ADD 0xa1
uchar a;
sbit SDA=P2^0;
sbit SCL=P2^1;
void SomeNop(); //短延時(shí)
void init(); //初始化
void check_ACK(void);
void I2CStart(void);
void I2cStop(void);
void write_byte(uchar dat);//寫(xiě)字節
void delay(uint z);
uchar read_byte(); //讀字節
void write(uchar addr,uchar dat); //指定地址寫(xiě)
uchar read(uchar addr); //指定地址讀
bit flag; //應答標志位
void main()
{
init();
write_add(5,0xaa); //向地址5寫(xiě)入0xaa
delay(10); //延時(shí),否則被坑呀?。?!
P1=read_add(5); //讀取地址5的值
while(1);
}
//***************************************************************************
void delay()//簡(jiǎn)單延時(shí)函數
{ ;; }
//***************************************************************************
void start() //開(kāi)始信號 SCL在高電平期間,SDA一個(gè)下降沿則表示啟動(dòng)信號
{
sda=1; //釋放SDA總線(xiàn)
delay();
scl=1;
delay();
sda=0;
delay();
}
//***************************************************************************
void stop() //停止 SCL在高電平期間,SDA一個(gè)上升沿則表示停止信號
{
sda=0;
delay();
scl=1;
delay();
sda=1;
delay();
}
//***************************************************************************
void respons() //應答 SCL在高電平期間,SDA被從設備拉為低電平表示應答
{
uchar i;
scl=1;
delay();
//至多等待250個(gè)CPU時(shí)鐘周期
while((sda==1)&&(i《250))i++;
scl=0;
delay();
}
//***************************************************************************
void init()//總線(xiàn)初始化 將總線(xiàn)都拉高一釋放總線(xiàn) 發(fā)送啟動(dòng)信號前,要先初始化總線(xiàn)。即總有檢測到總線(xiàn)空閑才開(kāi)始發(fā)送啟動(dòng)信號
{
sda=1;
delay();
scl=1;
delay();
}
//***************************************************************************
void write_byte(uchar date) //寫(xiě)一個(gè)字節
{
uchar i,temp;
temp=date;
for(i=0;i《8;i++)
{
temp=temp《《1;
scl=0;//拉低SCL,因為只有在時(shí)鐘信號為低電平期間按數據線(xiàn)上的高低電平狀態(tài)才允許變化;并在此時(shí)和上一個(gè)循環(huán)的scl=1一起形成一個(gè)上升沿
delay();
sda=CY;
delay();
scl=1;//拉高SCL,此時(shí)SDA上的數據穩定
delay();
}
scl=0;//拉低SCL,為下次數據傳輸做好準備
delay();
sda=1;//釋放SDA總線(xiàn),接下來(lái)由從設備控制,比如從設備接收完數據后,在SCL為高時(shí),拉低SDA作為應答信號
delay();
}
//***************************************************************************
評論