<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 電源與新能源 > 設計應用 > 基于FPGA的電容在線(xiàn)測試系統設計

基于FPGA的電容在線(xiàn)測試系統設計

作者: 時(shí)間:2016-12-08 來(lái)源:網(wǎng)絡(luò ) 收藏

PCB在焊接完成后,需要對其元器件進(jìn)行測試,傳統的方法是將其焊離PCB板后測試,但該方法不僅麻煩、效率低,并且容易損傷電路板而極不實(shí)用;另一方法就是人工結合機器進(jìn)行測試,但這需要測試人員有一定的經(jīng)驗,也給測試帶來(lái)了一定的不確定性,使得測試結果的精準度無(wú)法達到現代電路板的可靠性要求。所以,本文研究了一種可行的、簡(jiǎn)單實(shí)用及高精度的電容在線(xiàn)測試電路。另外,隨著(zhù)EDA技術(shù)的快速發(fā)展,FPGA以其高集成度、高可靠性及靈活性等特點(diǎn)正在快速成為數字系統開(kāi)發(fā)平臺,在多種領(lǐng)域都有非常廣闊的應用前景。本設計結合上述兩特點(diǎn),設計了一種基于向FPGA內植入Nios II嵌入式軟核作為控制器的電容在線(xiàn)測試電路。

本文引用地址:http://dyxdggzs.com/article/201612/328024.htm

1.測試原理

在線(xiàn)測試的基本思想是應用電氣隔離技術(shù),將被測元器件在電氣上和與其相連的元件隔離,進(jìn)而一一檢測PCB板上的每一個(gè)元件。隔離方法如圖1所示。

設待測元件為Zx,周?chē)c之相連的元件阻抗等效為Z1、Z2,并將其另一端與測試電路同地。因為運放正向輸入端接地,根據“虛地”原則,Z2兩端等電位,都為地,即Z2被隔離;另外Vi為理想電壓源時(shí),內阻為零,Z1可視為電壓源的輸出負載,不影響Zx上電壓降,即Z1也被隔離。即:

可見(jiàn),只要確定輸入,測得輸出結果,就可計算出被測元件的大小。

2.電容測試電路的硬件設計

電容在線(xiàn)測試的硬件電路如圖2所示。

R2、C1和U1共同構成一個(gè)反向積分器,為減少運放振蕩的可能性,所以采用反向輸入。R1的作用是使有內部相位補償的運放開(kāi)環(huán)特性與積分電路的頻率特性相同,保證一定頻率范圍內開(kāi)環(huán)增益與頻率無(wú)關(guān)。Header2為被測電容的接入插槽。

Z1、Z2是與被測電容相連的干擾阻抗。被測電容同U2和R8-11一起構成微分電路。小阻值R3起限制輸入電流的作用,亦即限制了R8-11中的電流。小容量C2起相位補償作用,提高電路的穩定性。

另外,在器件的選擇上,運放選用LM318,對于C1和C2,應選用絕緣電阻大的薄膜電容,不宜用鋁電容或鉭電容,本設計選用的是聚丙烯電容。

當Vi為一正弦信號時(shí),積分器的輸出為:

可見(jiàn),在正弦信號的激勵下,R8-11選擇合適,就能得到正比于被測電容Cx的輸出電壓Vv_out,繼而可以算出被測電容值。

PCB在焊接完成后,需要對其元器件進(jìn)行測試,傳統的方法是將其焊離PCB板后測試,但該方法不僅麻煩、效率低,并且容易損傷電路板而極不實(shí)用;另一方法就是人工結合機器進(jìn)行測試,但這需要測試人員有一定的經(jīng)驗,也給測試帶來(lái)了一定的不確定性,使得測試結果的精準度無(wú)法達到現代電路板的可靠性要求。所以,本文研究了一種可行的、簡(jiǎn)單實(shí)用及高精度的電容在線(xiàn)測試電路。另外,隨著(zhù)EDA技術(shù)的快速發(fā)展,FPGA以其高集成度、高可靠性及靈活性等特點(diǎn)正在快速成為數字系統開(kāi)發(fā)平臺,在多種領(lǐng)域都有非常廣闊的應用前景。本設計結合上述兩特點(diǎn),設計了一種基于向FPGA內植入Nios II嵌入式軟核作為控制器的電容在線(xiàn)測試電路。

1.測試原理

在線(xiàn)測試的基本思想是應用電氣隔離技術(shù),將被測元器件在電氣上和與其相連的元件隔離,進(jìn)而一一檢測PCB板上的每一個(gè)元件。隔離方法如圖1所示。

設待測元件為Zx,周?chē)c之相連的元件阻抗等效為Z1、Z2,并將其另一端與測試電路同地。因為運放正向輸入端接地,根據“虛地”原則,Z2兩端等電位,都為地,即Z2被隔離;另外Vi為理想電壓源時(shí),內阻為零,Z1可視為電壓源的輸出負載,不影響Zx上電壓降,即Z1也被隔離。即:

可見(jiàn),只要確定輸入,測得輸出結果,就可計算出被測元件的大小。

2.電容測試電路的硬件設計

電容在線(xiàn)測試的硬件電路如圖2所示。

R2、C1和U1共同構成一個(gè)反向積分器,為減少運放振蕩的可能性,所以采用反向輸入。R1的作用是使有內部相位補償的運放開(kāi)環(huán)特性與積分電路的頻率特性相同,保證一定頻率范圍內開(kāi)環(huán)增益與頻率無(wú)關(guān)。Header2為被測電容的接入插槽。

Z1、Z2是與被測電容相連的干擾阻抗。被測電容同U2和R8-11一起構成微分電路。小阻值R3起限制輸入電流的作用,亦即限制了R8-11中的電流。小容量C2起相位補償作用,提高電路的穩定性。

另外,在器件的選擇上,運放選用LM318,對于C1和C2,應選用絕緣電阻大的薄膜電容,不宜用鋁電容或鉭電容,本設計選用的是聚丙烯電容。

當Vi為一正弦信號時(shí),積分器的輸出為:

可見(jiàn),在正弦信號的激勵下,R8-11選擇合適,就能得到正比于被測電容Cx的輸出電壓Vv_out,繼而可以算出被測電容值。



關(guān)鍵詞: FPGA電容在線(xiàn)測

評論


技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>