S3C44B0X應用設計 - 存儲器組設計
S3C44B0X 有6組ROM/SRAM(ROM0 組為Boot ROM)和2組ROM/SRAM/FP/EDO/SDRAM.S3C44B0X 中的系統管理能夠通過(guò)S/W 控制每組的訪(fǎng)問(wèn)時(shí)間、數據總線(xiàn)寬度,ROM/SRAM 組的訪(fǎng)問(wèn)時(shí)間和 FP / EDO / SDRAM 組被系統管理寄存器中的BANKCON0-7和BANKCON6-7控制。組6-7的類(lèi)型需要相同。(例如ROM&ROM,SDRAM&SDRAM)每組ROM/SRAM/DRAM的數據寬度受BWSCON 控制寄存器控制。
ROM 組0用于Boot ROM 組,因此組0受H/W控制,OM[1:0]用于這個(gè)目的的。
當系統復位時(shí),通過(guò)專(zhuān)用的命令,LDMIA和STMIA 對 BWSCON,BANKCON0-7,BANKSIZE, MRSRB6/7實(shí)施控制。例如下面代碼用來(lái)配置特殊功能寄存器。特殊功能寄存器配置代碼:

ROM/SRAM組的設計
ROM/SRAM 組1-7,可以有著(zhù)不同的數據總線(xiàn)寬度,總線(xiàn)寬度是受 S/W 控制的,一個(gè) ROM/SRAM 組1-7 的設計樣例如圖 4-6,圖 4-7,圖 4-8 和圖 4-9 所示。

圖 4-6.單字節 EEPROM/SRAM Banks 設計

圖 4-7.半字 EEPROM/SRAM 組設計
評論