低噪聲前置放大電路的設計
低噪聲前置放大電路的設計 最初方案如圖1。采用op07運算放大器,本電路結構簡(jiǎn)單,輸入阻抗較高,放大倍數可調,但是共模抑制比較小。實(shí)測只達到104,所以我們放棄本方案,選擇了第二個(gè)方案,如圖2。此電路的優(yōu)點(diǎn)在于輸入電壓接在兩個(gè)運放的同相端,輸入阻抗高,共模抑制比大,可滿(mǎn)足要求。其中,直流信號的共模抑制比實(shí)測可達2.5×106,交流信號的共模抑制比可達2×105。由電路的對稱(chēng)性可知共模信號被有效地抑制,而差模信號放大了10倍,從而提高了共模抑制比。另外,溫度在兩個(gè)輸入端引起的漂移是共模信號,對輸出電壓影響很小,無(wú)需另加補償。
評論