<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > Pebble智能手表采用STM32F205RE MCU

Pebble智能手表采用STM32F205RE MCU

作者: 時(shí)間:2016-10-15 來(lái)源:網(wǎng)絡(luò ) 收藏

STM32F20x系列是基于工作頻率高達120MHz的高性能ARM®Cortex™-M3 32位RISC內核。 該系列整合了高速嵌入式存儲器,Flash存儲器和系統SRAM的容量分別高達1M字節和128K字節,高達4K字節的后備SRAM,以及大量連至2條 APB總線(xiàn)、2條AHB總線(xiàn)和1個(gè)32位多AHB總線(xiàn)矩陣的增強型I/O與外設。

本文引用地址:http://dyxdggzs.com/article/201610/307591.htm

該系列產(chǎn)品還帶有自適應實(shí)時(shí)存儲器加速器(ART加速器™),在高達120MHz的CPU頻率下,程序在Flash存儲器中運行時(shí),可以實(shí)現相當于零等待狀態(tài)的運行性能。 已經(jīng)利用CoreMark基準測試對該性能進(jìn)行了驗證。

所有產(chǎn)品均帶有3個(gè)12位ADC模塊、2個(gè)DAC模塊、1個(gè)低功耗RTC、12個(gè)通用16位定時(shí)器(包括2個(gè)用于電機控制的PWM定時(shí)器)、2個(gè)通用32位定時(shí)器。 1個(gè)真隨機數發(fā)生器(RNG)。 所有產(chǎn)品都帶有標準與高級通信接口。 新增的高級外設包括1個(gè)SDIO、1個(gè)增強型靈活靜態(tài)存儲器控制(FSMC)接口(100腳或100腳以上的產(chǎn)品),和1個(gè)連接CMOS傳感器的照相機接口。 這個(gè)系列產(chǎn)品還配置有標準外設。

Pebble智能手表采用TI 高性能 ARM Cortex-M3

特點(diǎn):

內核:使用ARM 32位Cortex™-M3 CPU,自適應實(shí)時(shí)加速器(ART加速器™)可以讓程序在Flash中以最高120MHz頻率執行時(shí),能夠實(shí)現零等待狀態(tài)的運行性能,內置存儲器保護單元,能夠實(shí)現高達150DMIPS/1.25DMIPS/MHz(Dhrystone 2.1)性能。

存儲器

Up to 1 Mbyte of Flash memory

512 bytes of OTP memory

Up to 128 + 4 Kbytes of SRAM

Flexible static memory controller that supports Compact Flash, SRAM, PSRAM, NOR and NAND memories

LCD parallel interface, 8080/6800 modes

時(shí)鐘、復位和電源管理

From 1.65 to 3.6 V application supply and I/Os

POR, PDR, PVD and BOR

4 to 26 MHz crystal oscillator

Internal 16 MHz factory-trimmed RC (1% accuracy at 25 °C)

32 kHz oscillator for RTC with calibration

Internal 32 kHz RC with calibration

低功耗

Sleep, Stop and Standby modes

VBATsupply for RTC, 20 × 32 bit backup registers, and optional 4 KB backup SRAM

3x12位、0.5μs A/D轉換器

up to 24 channels

up to 6 MSPS in triple interleaved mode

2x12位D/A轉換器

通用DMA

16-stream DMA controller with centralized FIFOs and burst support

多達17個(gè)定時(shí)器

Up to twelve 16-bit and two 32-bit timers, up to 120 MHz, each with up to 4 IC/OC/PWM or pulse counter and quadrature (incremental) encoder input

調試模式

Serial wire debug (SWD) JTAG interfaces

Cortex-M3 Embedded Trace Macrocell™

多達140個(gè)具有中斷功能的I/O端口:

Up to 136 fast I/Os up to 60 MHz

Up to 138 5 V-tolerant I/Os

多達15個(gè)通信接口

Up to 3 × I2C interfaces (SMBus/PMBus)

Up to 4 USARTs and 2 UARTs (7.5 Mbit/s, ISO 7816 interface, LIN, IrDA, modem control)

Up to 3 SPIs (30 Mbit/s), 2 with muxed I2S to achieve audio class accuracy via audio PLL or external PLL

2 × CAN interfaces (2.0B Active)

SDIO interface

高級互連功能

USB 2.0 full-speed device/host/OTG controller with on-chip PHY

USB 2.0 high-speed/full-speed device/host/OTG controller with dedicated DMA, on-chip full-speed PHY and ULPI

10/100 Ethernet MAC with dedicated DMA: supports IEEE 1588v2 hardware, MII/RMII

8~14位并行照相機接口:速度高達48M字節/s

CRC計算單元

96位唯一ID

模擬隨機數發(fā)生器



評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>