<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設計應用 > 祖父時(shí)代的ADC已成往事:RF采樣ADC給系統設計帶來(lái)諸多好處

祖父時(shí)代的ADC已成往事:RF采樣ADC給系統設計帶來(lái)諸多好處

作者: 時(shí)間:2016-04-29 來(lái)源:網(wǎng)絡(luò ) 收藏

  滿(mǎn)足SFDR要求的AAF的頻率響應如圖7所示。此系統的實(shí)現不是不可能,但存在很多設計難題。帶通濾波器涉及到大量器件,是最難實(shí)現的濾波器之一。器件選擇非常重要,任何不匹配都會(huì )導致輸出中出現不需要的雜散(SFDR)。除了非常復雜以外,任何阻抗不匹配都會(huì )影響濾波器的增益平坦度。為了優(yōu)化該濾波器設計以滿(mǎn)足帶通平坦度和阻帶抑制要求,需要做相當多的設計工作。

本文引用地址:http://dyxdggzs.com/article/201604/290507.htm

    

圖6所示前端的帶通響應

 

  圖7. 圖6所示前端的帶通響應

  雖然這種無(wú)線(xiàn)電設計的前端實(shí)現很復雜,但它確實(shí)有效,如圖8中的SNR/SFDR性能與頻率的關(guān)系曲線(xiàn)所示。

    

圖6所示16位250 MSPS ADC設計的SNR/SFDR與頻率的關(guān)系

 

  圖8. 圖6所示16位250 MSPS 設計的SNR/SFDR與頻率的關(guān)系

  205 MHz時(shí)的FFT如圖9所示。然而,系統實(shí)現因為下列原因而變得復雜:X 濾波器設計。X FPGA必須提供專(zhuān)用I/O端口來(lái)捕捉LVDS數據(16對),這會(huì )使PCB設計復雜化。X FPGA還需要留出一些處理能力來(lái)進(jìn)行數字信號處理。

    

圖6所示16位250 MSPS ADC設計在205 MHz時(shí)的FFT

 

  圖9. 圖6所示16位250 MSPS 設計在205 MHz時(shí)的FFT

  采樣ADC簡(jiǎn)化并加速設計

  采樣ADC方法采用過(guò)采樣技術(shù),然后抽取數據以改善動(dòng)態(tài)范圍。深亞微米CMOS技術(shù)提供的速度優(yōu)勢與高數字集成度能力相結合,開(kāi)創(chuàng )了采樣ADC的新紀元,它現在能執行大量重要處理,而不只是簡(jiǎn)單的模數轉換。這些ADC擁有更多的數字電路,支持高速信號處理。

  對系統設計人員來(lái)說(shuō),這意味著(zhù)實(shí)現起來(lái)很簡(jiǎn)單,并可獲得其它靈活性,而這在以前一直屬于A(yíng)SIC/FPGA領(lǐng)域。上面的無(wú)線(xiàn)電設計示例也可以利用RF采樣ADC實(shí)現。AD9680 (14位、1GSPS JESD204B、雙通道ADC)是一款新型RF采樣ADC,而且還有其它數字處理能力。此ADC在全速率(1 GSPS)時(shí)的NSD約為67dBFS?,F在還不用擔心SNR,因為稍后就會(huì )知道。目標頻段與之前相同,但關(guān)于RF采樣ADC奈奎斯特區的頻率規劃要簡(jiǎn)單得多,如圖10所示。這是因為該ADC的采樣頻率(1 GHz)是上述例子(250 MHz)的4倍。

    

采用1 GSPS ADC的50 MHz寬帶無(wú)線(xiàn)電的頻率規劃

 

  圖10. 采用1 GSPS ADC的50 MHz寬帶無(wú)線(xiàn)電的頻率規劃

  從頻率規劃可知,它實(shí)現起來(lái)要比圖4所示簡(jiǎn)單得多。AAF要求也有所降低,如圖11所示。這種方法的思想是使用簡(jiǎn)單的模擬前端設計,而把數字處理模塊留在RF采樣ADC內以執行繁重的信號處理。

    

1 GSPS ADC的AAF移植

 

  圖11. 1 GSPS ADC的AAF移植

  過(guò)采樣的好處是將該頻率規劃擴展到整個(gè)奈奎斯特區,即比250 MSPS奈奎斯特區大4倍的區域。這樣就大大降低了濾波要求,一個(gè)簡(jiǎn)單的三階低通濾波器就足夠,而無(wú)需250 MSPS ADC方案所用的帶通濾波器。采用RF采樣ADC的簡(jiǎn)化AAF實(shí)現方案如圖12所示。

    

包括放大器、抗混疊濾波器和1 GSPS ADC的前端設計

 

  圖12. 包括放大器、抗混疊濾波器和1 GSPS ADC的前端設計

  圖13所示為低通濾波器響應性能。同時(shí)顯示了帶通濾波器以作比較。低通濾波器的帶通平坦度更佳,而且就器件不匹配而言更容易管理。其阻抗匹配也更容易實(shí)現。此外,由于器件數量更少,系統成本也更低。簡(jiǎn)化的前端設計可縮短設計時(shí)間。

  由于現代RF采樣ADC集成了非常多的數字處理功能,因此數字處理可以在A(yíng)DC內部高速進(jìn)行。如上文所述,這樣可以實(shí)現高功效和高I/O效率的設計?,F在,系統設計人員可以利用其FPGA的未使用JESD204B收發(fā)器來(lái)服務(wù)來(lái)自其它RF采樣ADC的數據,這些ADC已對數據進(jìn)行處理(模數轉換、濾波和抽取)。這樣就可以高效使用FPGA資源,同時(shí)提高無(wú)線(xiàn)電設計的通道數。

    

250 MSPS ADC和1 GSPS ADC的AAF比較

 

  圖13. 250 MSPS ADC和1 GSPS ADC的AAF比較

  利用DDC,ADC可以用作數字混頻器來(lái)調諧至設計需要的任何中頻。本例同樣使用上述頻率規劃。采用?抽取選項和實(shí)數混頻來(lái)演示ADC性能,如圖14所示。

    

RF采樣速率為1 GSPS,DDC設置為1/4抽取

 

  圖14. RF采樣速率為1 GSPS,DDC設置為1/4抽取

  在正?;蛉珟捘J较?,AD9680的SNR約為66 dBFS至67 dBFS。當DDC處于工作狀態(tài)且抽取比為?時(shí),還可以獲得6 dB的額外處理增益[3]。這樣可以確保動(dòng)態(tài)范圍性能保持不變。由于RF采樣ADC以4倍原始采樣速率采樣,因此諧波會(huì )擴展(如圖10所示)。RF采樣ADC中的DDC確保抽取濾波器以數字方式衰減干擾信號。然而,屬于目標頻段內的諧波(更高階或其它)仍會(huì )顯示,因為DDC允許其通過(guò)。引起它的原因可以是放大器偽像或低通濾波器沒(méi)有足夠的衰減能力。低通濾波器可以根據系統要求重新設計,以滿(mǎn)足其它雜散性能要求。

  圖15顯示了1GSPS ADC的SNR/SFDR與輸入頻率的關(guān)系。數據清楚地表明,DDC的使用使得SNR提高6 dB (原因是處理增益),SFDR也得到改善。在全帶寬模式下運行時(shí),SFDR通常受二次或三次諧波限制,而在DDC模式(?抽取)下,限制因素為最差其它諧波。

    

圖12所示14位1 GSPS ADC設計的SNR/SFDR與頻率的關(guān)系

 

  圖15. 圖12所示14位1 GSPS ADC設計的SNR/SFDR與頻率的關(guān)系

  抽取輸出的FFT如圖16所示。使用DDC時(shí),必須采取措施確保目標頻段得到正確處理。本例中,NCO調諧至200 MHz,使得目標頻段落在抽取奈奎斯特區的中央。DDC可以方便地消除頻譜中不需要的頻率。因此,FPGA的處理開(kāi)銷(xiāo)更低。

    

1/4抽取時(shí)1 GSPS ADC的205 MHz FFT;NCO調諧至200 MHz

 

  圖16. 1/4抽取時(shí)1 GSPS ADC的205 MHz FFT;NCO調諧至200 MHz

  作為對比,圖17顯示了AD9680在正常(全帶寬)工作模式下的FFT。

    

全帶寬模式下1 GSPS ADC的205 MHz FFT

 

  圖17. 全帶寬模式下1 GSPS ADC的205 MHz FFT

  通過(guò)這些圖形可知,DDC除了能改善帶內噪聲性能之外,還能提供無(wú)干擾諧波的清潔頻譜。由于DDC對數據進(jìn)行濾波和抽取(至250 MSPS),因此還會(huì )降低輸出通道速率,這使得JESD204B串行接口具有更靈活的選項。系統設計人員可以選擇高通道速率(較昂貴)、低I/O數FPGA或低通道速率(較便宜)、高I/O數FPGA。

  結論

  RF采樣ADC為系統設計提供了獨特的優(yōu)勢,而在幾年前,這是無(wú)法實(shí)現的。業(yè)界期望加速基礎設施的設計和實(shí)現,以便應對更高的帶寬需求。設計時(shí)間和預算不斷縮減,對可擴展、可重新配置、更多由軟件驅動(dòng)的架構的需求催生出新的設計范式。更高帶寬的需求伴隨著(zhù)更高容量的需求。這就給FPGA I/O帶來(lái)了更大的壓力,而RF采樣ADC可以利用內部DDC予以化解。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: ADC RF

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>