PCI總線(xiàn)智能GJB289A仿真卡設計 作者: 時(shí)間:2010-12-24 來(lái)源:網(wǎng)絡(luò ) 加入技術(shù)交流群 掃碼加入和技術(shù)大咖面對面交流海量資料庫查詢(xún) 收藏 FPGA邏輯包括曼徹斯特編解碼單元、協(xié)議處理模塊、數據緩沖FIFO、寄存器控制等。邏輯框圖如圖1所示。發(fā)送數據時(shí)將已有的并行數據在系統的控制下,經(jīng)過(guò)并/串轉換,轉換為并行的曼徹斯特編碼,依次以符合1553B協(xié)議的消息的方式發(fā)出。在BC或者RT模式下接收數據時(shí),模擬收發(fā)器接收曼徹斯特Ⅱ編碼的串行數據,通過(guò)曼徹斯特解碼器實(shí)現同步時(shí)鐘的提取,同步頭檢出,數據檢出,曼徹斯特Ⅱ碼錯誤檢出,奇偶校驗,位/字計數以及數據的串/并轉換功能。 上一頁(yè) 1 2 3 4 下一頁(yè)
評論