<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 測試測量 > 設計應用 > 基于CS5451A多路同步數據采集系統設計

基于CS5451A多路同步數據采集系統設計

作者: 時(shí)間:2011-04-06 來(lái)源:網(wǎng)絡(luò ) 收藏

2 異步FIFO的設計
本設計中所用的FPGA芯片是XILINX公司的XC3S100E,XC3S100E是XILINX SPARTAN3E系列一款最低容量的FPGA芯片,此系列FPGA利用90 nm工藝實(shí)現低成本高容量的需求,XC3S100E具有以下資源:
1)有2160個(gè)邏輯單元;
2)具有RAM資源87 kB(其中BLOCK RAM 72 kB,分布式RAM 15 kB);
3)具有兩個(gè)DCM;
4)具有4個(gè)乘法器;
5)可以實(shí)現FIFO等多個(gè)IP核。
在XILINX ISE10.1集成開(kāi)發(fā)工具下,很容易利用XININX免費IP核實(shí)現一個(gè)異步FIFO。異步FIFO是在兩個(gè)相互獨立的時(shí)鐘域下,數據在一個(gè)時(shí)鐘域寫(xiě)入FIFO,而在另外一個(gè)時(shí)鐘域下又從該FIFO中將數據讀出。A控制系統框圖如圖3所示,異步FIFO和串并轉換模塊作為CPU和A之間的橋梁,由串并轉換模塊將ADC輸出的串行數據轉換成19位的并行數據(其中16位為數據,3位為采樣通道號0~5)寫(xiě)入異步FIFO,這樣FIFO就成為CPU前端的一個(gè)緩沖器。每接收完成1幀數據便向CPU發(fā)出一個(gè)中斷信號,通知CPU讀取FIFO中的數據。

本文引用地址:http://dyxdggzs.com/article/195006.htm

b.JPG


異步FIFO IP核的參數指標直接影響FIFO的讀出速度,首先,FIFO的讀出速度快能夠減少CPU的開(kāi)銷(xiāo),這樣CPU可以有更多的時(shí)間干實(shí)時(shí)性更高的任務(wù)。其次,FIFO的存儲深度要適宜,深度過(guò)大造成資源的浪費,深度過(guò)小會(huì )造成控制復雜,這樣將占用更多的資源。本設計中的異步FIFO是利用ISE10.1中的參數化的IP核在XC3S100E芯片的實(shí)現。由于1個(gè)A芯片共有6通道ADC,ADC的分辨率為16位,考慮到數據的可靠性,每一個(gè)ADC通道的數據包括通道號(占3位),考慮到有的時(shí)候可能CPU不能及時(shí)的讀走數據,所以在參數化的FIFO設計中選擇FIFO深度為64,寬度為19位。

3 基于FPGA串并轉換模塊的設計
CS5451A通過(guò)一個(gè)Master模式的串行接口輸出采樣數據,輸出數據通過(guò)SDO輸出,SCLK為輸出串行時(shí)鐘,CS5451A串行輸出時(shí)序圖如圖4所示,FSO是幀同步信號,表示一幀數據的開(kāi)始,如果SE信號為高電平,這3個(gè)信號就有效,如果為低電平,3個(gè)信號都為高阻狀態(tài),在本設計中,CPU初始化后把SE設置成高電平。正常情況下,FSO信號為低電平,當有一幀數據要輸出的時(shí)候,FSO信號變?yōu)楦唠娖?,高電平寬度?個(gè)SCLK周期。當沒(méi)有數據輸出的時(shí)候,SCLK為低電平,FSO從高電平變?yōu)榈碗娖胶?,SCLK時(shí)鐘信號有效,數據在上升沿輸出,SCLK共持續16x6個(gè)周期,數據串行輸出時(shí),MSB最先輸出。

c.JPG



關(guān)鍵詞: 5451A 5451 CS 多路

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>