基于QuickUSB的數據采集系統
CY7C68013A原理圖設計如圖3所示。其中包括9根地址線(xiàn)(GPIF_ADR0~8),16根數據線(xiàn)(PPB0~7、PPD0~7),以及相應的控制線(xiàn)。本文引用地址:http://dyxdggzs.com/article/194822.htm
FPGA與CY7C68013A連接軟件界面如圖4所示。配合CY7C68013A設計編寫(xiě)的相應讀寫(xiě)控制時(shí)序,能夠與PC端進(jìn)行通信,同時(shí)根據獲得的控制命令來(lái)對ADC進(jìn)行操作,并將獲得的數據從FIFO中讀取出來(lái),傳遞到PC端。
評論