<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 新一代CPLD及其應用

新一代CPLD及其應用

作者: 時(shí)間:2009-07-29 來(lái)源:網(wǎng)絡(luò ) 收藏

近年來(lái),隨著(zhù)集成芯片制造技術(shù)的發(fā)展,可編程邏輯器件(PLD)在速度和集成度兩方面得到了飛速提高。由于它具有功耗低、體積小、集成度高、速度快、開(kāi)發(fā)周期短、費用低、用戶(hù)可定義功能及可重復編程和擦寫(xiě)等許多優(yōu)點(diǎn),應用領(lǐng)域不斷擴大,越來(lái)越多的電子系統開(kāi)始采用可編程邏輯器件來(lái)實(shí)現數字信號處理,從而使通用DSP芯片難于完成的一些時(shí)序組合邏輯和某些簡(jiǎn)單的大運算量的數學(xué)計算得以實(shí)現。繼QuickLogic和XILINX分別開(kāi)發(fā)了內含嵌入式FIR core的之后,ALTERA公司又推出了新一代可編程邏輯器件Stratix系列,其性能完全滿(mǎn)足高速數字信號算是系統的設計要求。
1 Stratix系列器件的主要特性
同其它含有嵌入式FIR core的相比較,Stratix系列采用了1.5V內核,0.13μm全銅工藝,由QuartusII 2.0以上版本軟件支持,可以重復編程,通過(guò)JTAG接口或者EPROM加載程序,內部有DSP模塊、PLL、大帶寬高速I(mǎi)/O接口和大容量存儲模塊。主要內部資源參見(jiàn)表1。

本文引用地址:http://dyxdggzs.com/article/191980.htm

表1 Stratix器件內部資源表

該系列CPLD主要特點(diǎn)包括:
高性能體系:Stratix系列器件的新結構采用了DitrectDriveTM技術(shù)和快速連續MultiTrackTM互聯(lián)技術(shù)。MultiTrackTM互聯(lián)技術(shù)可以根據走線(xiàn)不同長(cháng)度進(jìn)行優(yōu)化,改善內部模塊之間的互聯(lián)性能。Altera公司特有的DirectDriveTM技術(shù)保證片內所有的函數可以直接連接使用同一布線(xiàn)資源。這兩種技術(shù)與QuartusII 2.0以上版本軟件提供的LogicLock(tm)功能相結合,便于進(jìn)行模塊化設計,簡(jiǎn)化了系統集成。Stratix系統器件片內的全局和本地時(shí)鐘資源提供了多達40個(gè)獨立的系統時(shí)鐘,有利于實(shí)現最豐富的系統性能;全新的布線(xiàn)結構,分為三種長(cháng)度的行列布線(xiàn),在保證延時(shí)可預測的同時(shí),增加了布線(xiàn)的靈活性。

大容量存儲資源:Stratix器件中的TriMatrix存儲結構具有高達10Mbit的RAM和高達12Tbps的峰值存儲帶;有三種不的嵌入存儲模塊類(lèi)型,它們都具有混合寬度和混合時(shí)鐘模式嵌入移位寄存器功能,可用于多種不同的場(chǎng)合:
512bit M512模塊(512×1bit到32×18bit):512位模塊加上校驗,可用于接口速率適配的FIFO。
4Kbit M4K模塊(4096×1bit到128×36bit):4K位模塊加上校驗,可用于小型數據塊存儲和多通道I/O協(xié)議。
512Kbit MegaRAM模塊(64K×9bit到4K×144bit):512K位RAM加上校驗,可用于存儲大型數據塊或者Nios TM嵌入式處理器軟核代碼等。
其中,4Kbit M4K模塊和512Kbit MegaRAM模塊支持完全的雙端口模式。所有存儲資源分布在整個(gè)器件中,設計者可根據設計的存儲器類(lèi)型和容量大小,通過(guò)Altera Quartus II軟件的MegaFunction函數,靈活選擇不同參數,配置成特定存儲容量的RAM、DPRAM、FIFO等特殊模塊。

高帶寬DSP模塊:Stratix DSP模塊包括硬件乘法器、加法器、減法器、累加器和流水線(xiàn)寄存器。各個(gè)功能單元之間有專(zhuān)用的走線(xiàn),具有針對Stratix器件內部大量存儲器的專(zhuān)用存儲器結構接口,因此通過(guò)優(yōu)化設計,DSP模塊可提供高達2.0GMACS的DSP性能,并且具有盡可能小的布線(xiàn)擁塞。
Altera Quartus II軟件的MegaFunction提供了多種DSP模塊操作模式。每一DSP模塊可針對不同的應用,通過(guò)選擇合適的DSP模塊操作模式,實(shí)現8個(gè)9×9位乘法器、4個(gè)18×18位乘法器或一個(gè)36×36位乘法器。當配置為36×36位乘法器模式時(shí),DSP模式還可實(shí)現浮點(diǎn)算法。專(zhuān)用的乘法器電路支持帶符號和不帶符號乘法操作,并可在不帶來(lái)任何精度損失的情況下,動(dòng)態(tài)地在兩種運算之間切換。
Stratix器件的DSP模塊提供了高于DSP處理器的數據處理能力,并且更為靈活和經(jīng)濟。每一Stratix DSP模塊可提供多達8個(gè)運行在250MHz的并行乘法器,數據吞吐能力高達2GMACS。最大的Stratix器件EP1S125包括28個(gè)DSP模塊,可完成高達224個(gè)并行乘法操作,并提供56GMACS的總線(xiàn)數據吞吐能力;而傳統的DSP處理器最多僅可同時(shí)進(jìn)行8個(gè)并行乘法操作,數據吞吐量也只有8.8GMACS。除了DSP模塊中的專(zhuān)用乘法器以外,還可利用邏輯單元(LE)實(shí)現乘法器和DSP功能。例如,可在Stratix器件中利用大約9600個(gè)邏輯單元實(shí)現一個(gè)256階FIR濾波器。Stratix系列的EP1S120包括大約


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: CPLD

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>