一種使用CPLDB件產(chǎn)生 巴克碼的實(shí)現方法
首先,應啟動(dòng)MAX+plusⅡ主界面。用戶(hù)通??捎靡韵聨追N方式描述自己的設計思想:原理圖輸入、硬件描述語(yǔ)言輸入(AHDL、VHDL)、波形設計輸入、層次設計輸入和底層設計輸入。本例采用VHDL程序設計。其巴克碼發(fā)生器的VHDL語(yǔ)言如下:本文引用地址:http://dyxdggzs.com/article/191854.htm
與此類(lèi)似,也可寫(xiě)出巴克碼譯碼器的程序。
4 編程與下載
當整個(gè)設計完成后,MAX+PLUSⅡ將生成一個(gè)燒考文件(barkll.pof)。用戶(hù)可以根據自己的設計需要對芯片進(jìn)行編程,并將其構造成自己的專(zhuān)用芯片。對于MAX7000系列芯片,通??捎孟螺d電纜從計算機串口將編程或配置數據傳送到CPLD芯片。本例采用JTAG實(shí)現單器件的在系統編程,將Bit2Blaster電纜的一端與PC機的RS232串口相連,另一端10芯插頭與用戶(hù)試驗板上左側的10針插座相連,并給試驗板加上5伏電源。然后點(diǎn)擊快捷鈕,并打開(kāi)MAX+plusII編程窗口,選擇菜單命令Op―tions/Hard2Ware Setup,在出現設置編程硬件對話(huà)框后,在下拉菜單中選擇BitBlaster,接著(zhù)指定配置時(shí)使用的串口(COMl),再選擇OK,最后,點(diǎn)擊Program即可開(kāi)始編程下載。
5 結束語(yǔ)
CPLD與中小規模的標準器件相比,其工作速度快,集成度高,功耗低,適應性強。因此,CPLD技術(shù)已經(jīng)越來(lái)越受到電子設計人員的歡迎,并已成為設計和實(shí)現數字系統的主要方式,在電子系統設計中占據著(zhù)越來(lái)越重要的地位。
評論