<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > Protel使用中遇到的問(wèn)題說(shuō)明

Protel使用中遇到的問(wèn)題說(shuō)明

作者: 時(shí)間:2012-05-30 來(lái)源:網(wǎng)絡(luò ) 收藏

問(wèn):從WORD文件中拷貝出來(lái)的符號,為什么不能夠在PROTEL中正常顯示

本文引用地址:http://dyxdggzs.com/article/190335.htm

復:請問(wèn)你是在SCH環(huán)境,還是在PCB環(huán)境,在PCB環(huán)境是有一些特殊字符不能顯示,因為那時(shí)保留字.

問(wèn):net名與port同名,pcb中可否連接

答復:可以,PROTEL可以多種方式生成網(wǎng)絡(luò ),當你在在層次圖中以port-port時(shí),每張線(xiàn)路圖可以用相同的NET名,它們不會(huì )因網(wǎng)絡(luò )名是一樣而連接.但請不要使用電源端口,因為那是全局的.

問(wèn)::請問(wèn)在PROTEL99SE中導入PADS文件, 為何焊盤(pán)屬性改了

復:這多是因為兩種軟件和每種版本之間的差異造成,通常做一下手工體調整就可以了。

問(wèn):請問(wèn)楊大蝦:為何通過(guò)軟件把power logic的原理圖轉化成protel后,在protel中無(wú)法進(jìn)行屬性修改,只要一修改,要不不現實(shí),要不就是全顯示屬性?謝謝!

復:如全顯示,可以做一個(gè)全局性編輯,只顯示希望的部分。

問(wèn):請教鋪~的原則?

復:鋪~一般應該在你的安全間距的2倍以上.這是LAYOUT的常規知識.

問(wèn):請問(wèn)Potel DXP在自動(dòng)布局方面有無(wú)改進(jìn)?導入封裝時(shí)能否根據原理圖的布局自動(dòng)排開(kāi)?

復:PCB布局與原理圖布局沒(méi)有一定的內在必然聯(lián)系,故此,Potel DXP在自動(dòng)布局時(shí)不會(huì )根據原理圖的布局自動(dòng)排開(kāi)。(根據子圖建立的元件類(lèi),可以幫助PCB布局依據原理圖的連接)。

問(wèn):請問(wèn)信號完整性分析的資料在什么地方購買(mǎi)

復:軟件配有詳細的信號完整性分析手冊。

問(wèn):為何鋪銅,文件哪么大?有何方法?

復:鋪銅數據量大可以理解。但如果是過(guò)大,可能是您的設置不太科學(xué)。

問(wèn):有什么辦法讓原理圖的圖形符號可以縮放嗎?

復:不可以。

問(wèn):PROTEL仿真可進(jìn)行原理性論證,如有詳細模型可以得到好的結果

復:PROTEL仿真完全兼容Spice模型,可以從器件廠(chǎng)商處獲得免費Spice模型,進(jìn)行仿真。PROTEL也提供建模方法,具有專(zhuān)業(yè)仿真知識,可建立有效的模型。

問(wèn):99SE中如何加入漢字,如果漢化后好象少了不少東西! 3-28 14:17:0 但確實(shí)少了不少功能!

復:可能是漢化的版本不對。

問(wèn):如何制作一個(gè)孔為2*4MM 外徑為6MM的焊盤(pán)?

復:在機械層標注方孔尺寸。與制版商溝通具體要求。

問(wèn):我知道,但是在內電層如何把電源和地與內電層連接。沒(méi)有網(wǎng)絡(luò )表,如果有網(wǎng)絡(luò )表就沒(méi)有問(wèn)題了

復:利用from-to類(lèi)生成網(wǎng)絡(luò )連接

問(wèn):還想請教一下99se中橢圓型焊盤(pán)如何制作?放置連續焊盤(pán)的方法不可取,線(xiàn)路板廠(chǎng)家不樂(lè )意??煞裨谙乱话嬷屑尤脒@個(gè)設置項?

復:在建庫元件時(shí),可以利用非焊盤(pán)的圖素形成所要的焊盤(pán)形狀。在進(jìn)行PCB設計時(shí)使其具有相同網(wǎng)絡(luò )屬性。我們可以向公司建議。

問(wèn):如何免費獲取以前的原理圖庫和pcb庫

復:那你可以的WWW.PROTEL.COM下載

問(wèn):剛才本人提了個(gè)在覆銅上如何寫(xiě)上空心(不覆銅)的文字,專(zhuān)家回答先寫(xiě)字,再覆銅,然后冊除字,可是本人試了一下,刪除字后,空的沒(méi)有,被覆銅 覆蓋了,請問(wèn)專(zhuān)家是否搞錯了,你能不能試一下

復:字必須用PROTEL99SE提供的放置中文的辦法,然后將中文(英文)字解除元件,(因為那是一個(gè)元件)將安全間距設置成1MIL,再覆銅,然后移動(dòng)覆銅,程序會(huì )詢(xún)問(wèn)是否重新覆銅,回答NO。

問(wèn):畫(huà)原理圖時(shí),如何元件的引腳次序?

復:原理圖建庫時(shí),有強大的檢查功能,可以檢查序號,重復,缺漏等。也可以使用陣列排放的功能,一次性放置規律性的引腳。

問(wèn):protel99se6自動(dòng)布線(xiàn)后,在集成塊的引腳附近會(huì )出現雜亂的走線(xiàn),像毛刺一般,有時(shí)甚至是三角形的走線(xiàn),需要進(jìn)行大量手工修正,這種問(wèn)題怎么避免?

復:合理設置元件網(wǎng)格,再次優(yōu)化走線(xiàn)。

問(wèn):用PROTEL畫(huà)圖,反復修改后,發(fā)現文件體積非常大(虛腫),導出后再導入就小了許多。為什么??有其他辦法為文件瘦身嗎?

復:其實(shí)那時(shí)因為PROTEL的鋪銅是線(xiàn)條組成的原因造成的,因知識產(chǎn)權問(wèn)題,不能使用PADS里的“灌水”功能,但它有它的好處,就是可以自動(dòng)刪除“死銅”。致與文件大,你用WINZIP壓縮一下就很小。不會(huì )影響你的文件發(fā)送。

問(wèn):請問(wèn):在同一條導線(xiàn)上,怎樣讓它不同部分寬度不一樣,而且顯得連續美觀(guān)?謝謝!

復:不能自動(dòng)完成,可以利用編輯技巧實(shí)現。

liaohm問(wèn):如何將一段圓弧進(jìn)行幾等分?

fanglin163答復:利用常規的幾何知識嘛。EDA只是工具。

問(wèn):protel里用的HDL是普通的VHDL

復: PLD不是,Protel FPGA是。

問(wèn):補淚滴后再鋪銅,有時(shí)鋪出來(lái)的網(wǎng)格會(huì )殘缺,怎么辦?

復:那是因為你在補淚滴時(shí)設置了熱隔離帶原因,你只需要注意安全間距與熱隔離帶方式。也可以用修補的辦法。

問(wèn):可不可以做不對稱(chēng)焊盤(pán)?拖動(dòng)布線(xiàn)時(shí)相連的線(xiàn)保持原來(lái)的角度一起拖動(dòng)?

復:可以做不對稱(chēng)焊盤(pán)。拖動(dòng)布線(xiàn)時(shí)相連的線(xiàn)不能直接保持原來(lái)的角度一起拖動(dòng)。

問(wèn):請問(wèn)當Protel發(fā)揮到及至時(shí),是否能達到高端EDA軟件同樣的效果

復:視設計而定。

問(wèn):Protel DXP的自動(dòng)布線(xiàn)效果是否可以達到原ACCEL的水平?

復:有過(guò)之而無(wú)不及。

問(wèn):protel的pld功能好象不支持流行的HDL語(yǔ)言?

復:Protel PLD使用的Cupl語(yǔ)言,也是一種HDL語(yǔ)言。下一版本可以直接用VHDL語(yǔ)言輸入。

問(wèn):PCB里面的3D功能對硬件有何要求?

復:需要支持OpenGL.

問(wèn):如何將一塊實(shí)物硬制版的布線(xiàn)快速、原封不動(dòng)地做到電腦之中?

復:最快的辦法就是掃描,然后用BMP2PCB程序轉換成膠片文件,然后再修改,但你的PCB精度必須在0.2MM以上。BMP2PCB程序可在21IC上下載,你的線(xiàn)路板必須用沙紙打的非常光亮才能成功。


上一頁(yè) 1 2 3 4 下一頁(yè)

關(guān)鍵詞: Protel

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>