<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > SOPC大規??删幊虒?zhuān)用集成電路的快速開(kāi)發(fā)

SOPC大規??删幊虒?zhuān)用集成電路的快速開(kāi)發(fā)

作者: 時(shí)間:2013-02-01 來(lái)源:網(wǎng)絡(luò ) 收藏

2HardCopy系列器件及產(chǎn)品開(kāi)發(fā)

HardCopy系列器件體系結構建立在被稱(chēng)為Hcell的精細粒度晶體管陣列上。Hcell支持從FPGA的無(wú)縫移植,具有ASIC技術(shù)那樣的密度、成本、性能和功耗優(yōu)勢。

HardCopy系列器件可以利用原有的FPGA開(kāi)發(fā)工具,將成功實(shí)現于FPGA器件上的系統通過(guò)特定的技術(shù)直接向ASIC轉化,從而克服引言中提到的ASIC設計普遍存在的缺點(diǎn)。

HardCopy ASIC具有獨特的FPGA前端設計方法,實(shí)現了業(yè)界風(fēng)險最低、產(chǎn)品面市最快的解決方案。采用Stratix FPGA對設計進(jìn)行測試,然后,Altera的HardCopy設計中心將設計無(wú)縫移植為低成本、功能等價(jià)、引腳兼容的HardCopy器件。此外,由于A(yíng)ltera公司在HardCopy設計中心進(jìn)行所有的測試設計工作,因此,不需要插入測試或者生成測試向量。典型開(kāi)發(fā)流程如圖2所示。

點(diǎn)擊瀏覽原圖

圖2 HardCopy ASIC開(kāi)發(fā)流程

最新上市的HardCopy IV ASIC具有24個(gè)收發(fā)器、28M~13.3M的可用ASIC邏輯門(mén)以及6.3 ~16.8 Mb的片內存儲器,滿(mǎn)足了多種應用的需求。HardCopy IV ASIC提供兩種40 nm型號產(chǎn)品:

◆ HardCopy IV GX器件主要面向需要高速收發(fā)器的應用;

◆HardCopy IV E器件面向需要大量邏輯、存儲器以及數字信號處理(DSP)功能的應用。

最新發(fā)布的HardCopy V采用28 nm工藝制造,性能得到進(jìn)一步提高。

總之,Altera HardCopy IV ASIC為滿(mǎn)足定制邏輯需求提供總成本最低、風(fēng)險最低與產(chǎn)品面市最快、收益最快的解決方案。

3 結論

采用HardCopy ASIC規劃的系統實(shí)現了真正的硬件和軟件協(xié)同設計,大大縮短了系統面市時(shí)間,能夠盡快獲得收益。Altera的Quartus II軟件工具使用簡(jiǎn)單,結合Altera及其合作伙伴的知識產(chǎn)權(IP),幫助用戶(hù)同時(shí)進(jìn)行FPGA和ASIC設計。只要在Quartus II軟件中選擇合適的Stratix系列FPGA和HardCopy輔助器件就可以啟動(dòng)設計,非常簡(jiǎn)單。

短期內設計出超集成電路的商業(yè)壓力在逐漸增加?;贗P復用的技術(shù)是近幾年來(lái)FPGA系統開(kāi)發(fā)的方向。Stratix FPGA便是基于以上優(yōu)勢進(jìn)行開(kāi)發(fā)的,可以獨立地使用FPGA進(jìn)行設備小規模生產(chǎn);在需要生成時(shí),在短時(shí)間內,通過(guò)Altera的HardCopy設計中心將基于Startix FPGA設計無(wú)縫移植為低成本、功能等價(jià)、引腳兼容的HardCopy II結構化ASIC,成為高性能、低功耗、總成本低、產(chǎn)品開(kāi)發(fā)周期短的ASIC。這正是未來(lái)高端復雜ASIC產(chǎn)業(yè)最看好發(fā)展的方向。


上一頁(yè) 1 2 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>