<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設計應用 > 基于A(yíng)D9516的高速四通道時(shí)間交叉采樣時(shí)鐘的設計

基于A(yíng)D9516的高速四通道時(shí)間交叉采樣時(shí)鐘的設計

作者: 時(shí)間:2008-10-31 來(lái)源:網(wǎng)絡(luò ) 收藏
1 引言
隨著(zhù)數字信號處理的高速發(fā)展,模擬信號的處理已被數字化處理代替。但對數字系統分辨率的日益提高,作為模數轉換系統的核心一A/D轉換器,其精度和采樣率也隨之提高。但精度和采樣率是一對矛盾體,很難同時(shí)滿(mǎn)足要求,因此成為制約A/D采樣系統發(fā)展的瓶頸。時(shí)間樣方案的提出,突破了單個(gè)A/D轉換器性能的局限性,采用多片高速A/D轉換日歷交替采樣是一種提高系統采樣率的有效方法。在多片并行A/D轉換器采樣系統中,信號重構對于采樣時(shí)鐘精度要求相當嚴格,傳統的晶體振蕩器加移位電路和濾波電路的模擬方式已不能滿(mǎn)足這一要求。本文提出基于時(shí)鐘分配器向四路時(shí)間交叉A/D轉換器提供采樣時(shí)鐘。

2 器件簡(jiǎn)介及其配置
2.1 簡(jiǎn)介

是一款集低相位噪聲時(shí)鐘發(fā)生和低抖動(dòng)14通道時(shí)鐘分配功能于一體的時(shí)鐘分配器。其內部集成1個(gè)整數N分頻的頻率合成器、2個(gè)參考輸入端、1個(gè)壓控振蕩器(VCO)、可調延遲線(xiàn)和14個(gè)時(shí)鐘驅動(dòng)器,還包括LVPECL、LVDS和CMOS輸出。另外,片內集成的VCO可提高系統可靠性。14個(gè)輸出通道分別為6路(3對)時(shí)鐘可高達1.6 GHz的LVPECL輸出和4路(2對)時(shí)鐘高達800 MHz的LVDS輸出,LVDS時(shí)鐘輸出可選為高達200 MHz的兩通道CMOS輸出。
2.2 引腳說(shuō)明及外圍電路配置
REN_SEL:參考選擇。AD9516有REFl和REF2兩個(gè)參考時(shí)鐘輸入端,該引腳用于定義系統是采用REFl輸入(拉低)還是REF2(拉高)的參考信號。
SCLK,CS,SDI0,SD0:串口同步I/0,與SPI協(xié)議相兼容,實(shí)現與AD9516內部寄存器的通信。其中SCLK為時(shí)鐘輸入;CS為片選信號;SDIO為主機輸出/AD9516輸入(SCLK的上升沿),或者主機輸入/AD9516輸出(SCLK的下降沿);SDO為主機輸入/
AD9516輸出。
REFMON,LD,STATUS:狀態(tài)輸出,用于測試AD9516內部信號。通過(guò)改變0x17,0x1A,0xlB(內部寄存器的地址)3個(gè)寄存器.測試VC0及分頻器的輸出時(shí)鐘,獲得當前AD9516工作狀態(tài)。
LF,CP:外部環(huán)形濾波,可向內部VCO提供反饋電壓。
OUT6,OUT6,0UT7,OUT7,0UT8,OUT8,OUT9,OUT9:輸出四路LVDS時(shí)鐘,可向A/D轉換器提供采樣時(shí)鐘。
以上為AD9516主要引腳的功能描述,還有一些包括輸入電壓,復位等引腳的功能描述可見(jiàn)參考文獻。根據上述主要引腳描述,給出了AD9516的外同電路配置圖,如圖l所示。

2.3 內部寄存器配置
AD9516可設置3種工作模式,包括外部VC0、外部CLK以及內部VC0。本系統設計采用內部VCO和參考輸入頻率工作模式。
2.3.1 PLL的工作原理
參考輸入(REFl輸入)先經(jīng)R分頻模塊(14位寄存器),再通過(guò)R延時(shí)模塊(延時(shí)可調節)后進(jìn)入PFD(相位/頻率監測)模塊一端,同時(shí)VCO產(chǎn)生的信號通過(guò)N分頻模塊(預分頻模塊P.P+1和A/B計數模塊)和N延時(shí)模塊(延時(shí)可調)后進(jìn)入PFD的另一端;PFD用于比較兩信號的頻率和相位差.產(chǎn)生與之成比例的信號傳輸給CP(電荷泵),電荷泵通過(guò)外接環(huán)形濾波器連接至VC0的控制端。電荷泵根據PFD的信號對環(huán)形濾波器的連接節點(diǎn)充(放)電以達到VCO電壓調節目的,使VCO輸出和參考輸入與PFD的頻率和相位完全匹配,此時(shí)鎖存相位,輸出同步。
2.3.2 分頻寄存器的配置
除了PLL用于產(chǎn)生穩定的VCO所涉及的寄存器R,A和B外,分頻寄存器還包括時(shí)鐘輸出分頻寄存器,每對兒輸出通道的分頻寄存器。時(shí)鐘輸出分頻器可以隨意設置為2~6中的任意整數,輸出通道的每個(gè)分頻器可選用1~32中的任意整數作為分頻參數。需要注意的是:PLL的R、A和B這3個(gè)寄存器的配置相互制約,必須合理配置VCO才能工作在由參考輸入提供的頻率范圍內,否則將導致不能鎖存鎖相模塊。這些制約包括:PFD(相位/頻率監測)輸入頻率范圍、A和B計數器輸入最高頻率、A和B值大小。設計時(shí),考慮到這些制約以及設計的需要就能正確配置內部分頻寄存器。
2.3.3 輸出相位寄存器配置
調整輸出相位:包括相位延時(shí)粗調和相位延時(shí)細調。
(1)相位延時(shí)粗調
由于系統要求相差為90的四路110 MHz采樣時(shí)鐘。OUT6作為相位的基準信號,則OUT7相對延時(shí)90,OUT8相對延時(shí)180,OUT9相對延時(shí)270。由于四路LVDS輸出是2對,每對共用2個(gè)分頻器。OUT6與OUT7共用,OUT8與OUT9共用。AD9516的分頻器可選用相位延時(shí),因此,可把OUT8與OUT9共用的分頻器設置為相位延時(shí)180,則在相位細調時(shí),只需調整0UT7延時(shí)90,OUT9延時(shí)90即可。
(2)相位延時(shí)細調
對于OUT7與OUT9相對于OUT6與OUT8的延時(shí)90,通過(guò)調節每個(gè)輸出通道的AT微小延時(shí)模塊來(lái)實(shí)現,相位延時(shí)細調是通過(guò)對△T模塊內的電容充放電獲得,延時(shí)時(shí)間可通過(guò)電容量和電流值計算。

3 軟件編程
根據AD9516的工作原理,正確配置所有寄存器,需要把數據加載到AD9516內部寄存器。AD9516的加載模式為串口同步加載,兼容于SPI標準協(xié)議和SSR協(xié)議,串行控制端允許對AD9516所有寄存器的配置進(jìn)行讀/寫(xiě),支持單字節和多字節及高/低位優(yōu)先順序模式,AD9516串行控制可以配置為單一的雙I/O引腳(SDIO)或兩個(gè)單向引腳(SDIO/SDO)模式。默認模式下,AD9516為雙端模式加載,加載時(shí)鐘為SCLK。
為了便于調試,DSP作為整個(gè)讀寫(xiě)操作的核心,不管是讀數據還是寫(xiě)數據都由DSP完成。寫(xiě)AD9516的軟件流程是先把寫(xiě)入寄存器的數值存放在FPGA的ROM中,由DSP通過(guò)慢速協(xié)議從FPGA讀取數據.然后通過(guò)DSP寫(xiě)入FPGA的寫(xiě)模塊,最后寫(xiě)入AD9516。而讀AD9516的軟件流程是根據AD9516的讀時(shí)序,寫(xiě)入讀指令,最后由讀模塊讀取AD9516的寄存器數值。具體FPGA設計如圖2所示。

在完成FPGA設計后,由于整個(gè)系統控制都是由DSP完成,因此需對DSP進(jìn)行編程。以下給出部分DSP(TS一201)的寫(xiě)AD9516的程序代碼,其中系統寄存器配置為0X189067:64位總線(xiàn),慢速協(xié)議。


最后根據FPGA設計,利用Quartus II仿真,寫(xiě)AD9516模塊的軟件仿真如圖3所示。FPGA采用Ahera公司的STRATIXTM II系列的一款EP2S60F672器件。其仿真結果與AD9516的寫(xiě)時(shí)序完全吻合。

4 結語(yǔ)
樣系統時(shí)鐘源性能是決定整個(gè)采樣系統指標的關(guān)鍵?;诖?,本文提出了利用AD9516給高速A/D轉換提供采樣時(shí)鐘的設計方案。實(shí)踐證明,利用這種方法產(chǎn)生的時(shí)鐘能夠滿(mǎn)足A/D轉換實(shí)現440 MHz的樣的時(shí)鐘要求,可供其他高速A/D轉換的設計人員借鑒。

分頻器相關(guān)文章:分頻器原理


關(guān)鍵詞: 9516 AD 四通道 交叉采

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>