<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設計應用 > 淺論PCI 9 O 5 2芯片功能及其應用

淺論PCI 9 O 5 2芯片功能及其應用

作者: 時(shí)間:2011-04-04 來(lái)源:網(wǎng)絡(luò ) 收藏


1.3 9052的應用操作
1.3.1 初始化
在上電時(shí),總線(xiàn)的RST#信號將9052的內部寄存器設置為缺省值,同時(shí),PCI9052輸出局部復位信號(LRESET#),并且檢查EEPROM是否存在。如果設備上裝有EEPROM,且EEPROM的第一個(gè)16字節非空,那么,PCI9052根據EEPROM或PCI主機CPU設置內部寄存器,否則設為缺省值。
1.3.2 復位
PCI9052總線(xiàn)接口在RST信號輸入有效時(shí)將引起整個(gè)PCI9052的復位,并輸出LRESET局部復位信號。PCI總線(xiàn)上的主機可以通過(guò)設置控制寄存器中的軟件復位比特來(lái)對PCI9052進(jìn)行復位,并輸出LRESET信號。
1.3.3 訪(fǎng)問(wèn)串行EEPROM接口
復位后,PCI9052開(kāi)始讀串行EEPROM,若讀出的第一個(gè)字非FFFFH,則PCI9052繼續讀操作,否則認為EEPROM無(wú)效。對PCI9052來(lái)講,EEP-ROM的前四個(gè)字節應為52H、90H、B5H和10H,其中9052H為設備號,10B5H為廠(chǎng)商編號。
1.3.4 訪(fǎng)問(wèn)內部寄存器
PCI9052提供了二種類(lèi)型的片內寄存器,即PCI配置寄存器和局部配置寄存器,二者都只能由PCI總線(xiàn)和串行EEPROM訪(fǎng)問(wèn),也可以通過(guò)設置寄存器CNTRL[3:12]禁止對后者的訪(fǎng)問(wèn),這樣就極大地增強了接口設計的靈活性。
1.3.5 直接數據傳輸模式
PCI9052支持PCI總線(xiàn)上的主處理器對局部總線(xiàn)上的設備進(jìn)行讀/寫(xiě)操作。PCI9052配置寄存器能夠訪(fǎng)問(wèn)映射到局部的地址空間。同時(shí)片內的讀寫(xiě)FIFO使PCI9052能夠支持PCI總線(xiàn)與局部總線(xiàn)間的高性能猝發(fā)傳送。PCI總線(xiàn)主控訪(fǎng)問(wèn)局部總線(xiàn)的示意圖如圖2所示。


1.3.6 PCI中斷(INTA#)的產(chǎn)生
要產(chǎn)生P C I中斷IN TA#, 首先將寄存器INTCSR[6](PCI中斷使能位)設置為“1”,如果需要以軟件方式產(chǎn)生中斷,則只需將INTCSR[7](軟件中斷位)設置為“1”。如果系統設計方案中選用由局部總線(xiàn)上的設備產(chǎn)生中斷信號INTi1和INTi2,再生成PCI中斷INTA#的方式,只要將寄存器INTCSR的相關(guān)位按表1進(jìn)行設置,復位后INTCSR的值全部為“0”。

電容式觸摸屏相關(guān)文章:電容式觸摸屏原理


關(guān)鍵詞: PCI 芯片功能

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>