<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設計應用 > 基于不同VTH值的新型CMOS電壓基準

基于不同VTH值的新型CMOS電壓基準

作者: 時(shí)間:2011-08-17 來(lái)源:網(wǎng)絡(luò ) 收藏

摘要:傳統基準電路主要采用帶隙基準方案,利用二級管PN結具有負溫度系數的正向電壓和具有正溫度系數的VBE電壓得出具有零溫度系數的基準。針對BJT不能與標準的工藝兼容的缺陷,利用NMOS和PMOS管的兩個(gè)閾值電壓N和P具有相同方向但不同數量的溫度系數,設計了一種基于不同值的新型基準。該電路具有沒(méi)有放大器、沒(méi)有BJT、結構簡(jiǎn)單等特點(diǎn),適宜于標準工藝集成。在此給出了詳細的原理分析和電路實(shí)現。該電路通過(guò)HSpice驗證,其輸出基準電壓為1.22 V,在-40~+85℃內溫度系數僅為30 ppm/℃,電源電壓為2.6~5.5 V時(shí),電源電壓調整率為1.996 mV/V。
關(guān)鍵詞:CMOS;溫度補償;閾值電壓;放大器;BJT

0 引言
基準電壓源廣泛應用于各種模擬集成電路、數/?;旌闲盘柤呻娐泛拖到y集成芯片(SoC)中,是集成電路的一個(gè)基本元件,其穩定性直接影響到整個(gè)系統的精度。然而,傳統的高性能基準電路普遍采用帶隙基準電路,與標準CMOS工藝不兼容。為了解決帶隙基準電路與標準CMOS工藝不兼容問(wèn)題,一些學(xué)者提出了一定的解決方法,例如:利用N阱的寄生二極管設計帶隙基準,利用CMOS管的亞閾值區工作原理設計基準,利用載流子和閾值電壓在不同溫度下的特性設計基準等。但是他們的電源抑制比普遍偏低,且溫度系數較大。
本文利用高電源抑制比電路設計的和式偏置電流源進(jìn)一步提高了電源抑制比,并利用NMOS和PMOS管的兩個(gè)閾值電壓VTHN和VTHP具有相同方向但不同數量的溫度系數,設計了一種基于不同VTH值的新型CMOS基準。該設計充分利用CMOS器件高輸入阻抗、低功耗的特點(diǎn),利用相同電流減少了載流子遷移率對溫度性能的影響,利用VRHN和VTHP溫度系數抵消原理和高電源抑制比和式電流源,大大降低了基準的溫度系數,提高了電源抑制特性,使電路的性能得到優(yōu)化。

1 傳統帶隙電路原理
如圖1所示,傳統的帶隙電路主要是利用雙極型晶體管的基極-發(fā)射極電壓VBE具有負溫度系數,而兩個(gè)不同電流密度的雙極型晶體管之間的基極一發(fā)射極電壓差△VBE具有正溫度系數,將其乘以合適的系數K后,再與前者進(jìn)行加權,即:VREF=VBE+K△VBE,從而在一定范圍內就可以抵消VBE的溫度漂移效應,得到低溫漂的輸出電壓VREF。K值將通過(guò)把VBE的表達式帶入VREF中,在參考溫度T0處令a.jpg求得。

本文引用地址:http://dyxdggzs.com/article/187387.htm

b.jpg


但是使用BJT管會(huì )占用很大的芯片面積且與在標準CMOS工藝中不能很好的兼容。

2 新型CMOS基準電路原理
對于CMOS器件,其閾值電壓VTH和載流子遷移率μ是主要的受溫度因數影響的參量。雖然閾值電壓VTH和載流子遷移率μ的值都隨著(zhù)溫度的升高而減小,但是MOS器件閾值電壓VTH和載流子遷移率μ的下降對于MOS管的漏電流ID有著(zhù)完全相反的效果:閾值電壓VTH越低,漏電流ID越大;而載流子遷移率μ越小,漏電流ID越小。
由文獻可知,閾值電壓VTH與環(huán)境溫度有著(zhù)近似的線(xiàn)性關(guān)系:
c.jpg
式中:aVT是閾值電壓VTH的溫度系數,其值介于1~4 mV/℃之間,對NMOS和PMOS是相互獨立且不同的。
載流子遷移率μ和環(huán)境溫度的關(guān)系為:
d.jpg
式中:μ(T0)是某基準溫度時(shí)的載流子遷移率,且m介于1~2.5之間。
由式(1)可知,VTHN和VTHP具有不同的負溫度系數,只要取合適的系數K時(shí):
e.jpg
就可以得到不隨溫度變化的基準電壓VREF。


上一頁(yè) 1 2 3 4 下一頁(yè)

關(guān)鍵詞: CMOS VTH 電壓基準

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>