<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設計應用 > 一種雙輸入采樣保持放大器設計

一種雙輸入采樣保持放大器設計

作者: 時(shí)間:2012-04-10 來(lái)源:網(wǎng)絡(luò ) 收藏

有些應用需要對一組模擬電壓的,至少有兩種傳統方法可以滿(mǎn)足這種要求。最常見(jiàn)的辦法是將一個(gè)經(jīng)典的模擬累加器與一個(gè)放大器級聯(lián)。經(jīng)典的模擬累加器是一個(gè)運放加上至少三只精密電阻。這些電阻的值應盡可能低,以避免影響累加器的帶寬。但這些低值電阻會(huì )消耗功率。此外,累加器與放大器的結構也帶來(lái)了另一種缺點(diǎn),當兩個(gè)輸入電壓幅度相近而極性相反時(shí),就會(huì )顯示出這種缺點(diǎn)。此時(shí),即使輸入電壓幅度很高,得到的總和也很低,如果輸入電壓幅度相等則總和為零。對低電壓的采樣通常會(huì )使輸出電壓出現相對較大的誤差,因為每個(gè)放大器都有一些動(dòng)態(tài)誤差,如殘留的寄生電荷傳入存儲電容。

本文引用地址:http://dyxdggzs.com/article/186630.htm

還有一種可能方法,即每通道使用一個(gè)放大器,用一個(gè)經(jīng)典的模擬累加器將它們的輸出匯總。雖然這種結構避免了輸入電壓幅度相似、極性相反會(huì )導致高輸出誤差的問(wèn)題,但累加器的精密電阻仍要消耗功率。

1.jpg

采用圖1中的電路結構就可以避免這些問(wèn)題,它不使用外接電阻。在穩態(tài)下,內部跟蹤周期內,內部邏輯信號為高電平有效,將A1、B1與A2組成的跟隨器使能。因此,以地為參考的電容C2充電到VINA電壓。IC2 Pin 2上的電容C1低端通過(guò)A2跟隨器的輸出臨時(shí)接地,同時(shí)其接到IC1 Pin 9的高端充電到VINB電壓。VINA與VINB分別是A和B輸入的輸入電壓。

2.jpg

經(jīng)過(guò)一個(gè)穩定期以后,當所有內部邏輯控制信號均為低,并且所有受控跟隨器均被禁用,QSB控制邏輯信號為高。因為使能跟隨器B3,C1低端的電勢從0V到VC2(tS) = VINA(tS)。 VC2(tS)是電容C2中存儲的電壓值,然后信號轉變到一個(gè)無(wú)效低電平。C1高端的電勢因此而上升到VC2(tS) + VC1(tS) = VINA(tS) + VINB(tS),如圖2中下方波形所示。該波形是此圖中唯一的模擬波形。采樣命令邏輯信號QS從低至高的有效轉換略微滯后于QSB邏輯信號,抑制了輸出電壓上的毛刺。當QS為高時(shí),在IC2 Pin 7上出現的采樣電壓VINA(tS) + VINB(tS)通過(guò)使能跟隨器B2接入并存儲在電容C3中,直到下一個(gè)采樣指令。跟隨器A3作為一個(gè)阻抗變換器。雙運放IC6用作一個(gè)分支延遲線(xiàn),它與一個(gè)單或非門(mén)和一個(gè)雙與門(mén)結合,從單一的外接邏輯控制信號Q中得到時(shí)序正確的內部邏輯控制信號。



關(guān)鍵詞: 雙輸入 采樣 保持 放大器設計

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>