同步D觸發(fā)器時(shí)序原理
為了避免同步RS觸發(fā)器的輸入信號同時(shí)為1,可以在S和R之間接一個(gè)“非門(mén)”,信號只從S端輸入,并將S端改稱(chēng)為數據輸入端D,如圖15-8所示。這種單輸入的觸發(fā)器稱(chēng)為同步D觸發(fā)器,也稱(chēng)D鎖存器。
由圖可知,S=D,R=當CP=0時(shí),觸發(fā)器的狀態(tài)Q維持不變。當CP=1時(shí),若D=1,則S=1,
R==0,故Qn+1=1;若D=0,則S=0,R=
S=1,故Qn+1=0。由此得到同步D觸發(fā)器的狀態(tài)轉移真值表13-6,由狀態(tài)轉移真值表可直接列出同步D觸發(fā)器的狀態(tài)方程Qn+1=D
同步D觸發(fā)器邏輯功能表明:只要向同步觸發(fā)器送入一個(gè)CP,即可將輸入數據D存入觸發(fā)器。CP過(guò)后,觸發(fā)器將存儲該數據,直到下一個(gè)CP到來(lái)時(shí)為止,故可鎖存數據。這種觸發(fā)器同樣要求CP=1時(shí),D保持不變。
同理可得同步D觸發(fā)器在CP=1時(shí)的激勵表如表13-7所示,狀態(tài)轉移圖如圖13-9所示。
評論