壓控晶體振蕩器選用中的幾個(gè)問(wèn)題
4 電壓調諧與頻率變化的關(guān)系
VCXO的頻率偏移值同加在其調諧電路上的控制電壓的大小有關(guān)。VCXO標稱(chēng)頻率對應的調諧電壓規定為VCC(電源電壓)的一半。VCC為5V的VCXO,控制電壓為2.5V時(shí)就產(chǎn)生中心頻率??刂齐妷簽椋?.5~4.5)V的VCXO,其頻率變化曲線(xiàn)的斜率為正。也就是說(shuō),當控制電壓從2.5V上升為4.5V時(shí),振蕩器的頻率將增大;當控制電壓從2.5V降為0.5V時(shí),振蕩器的頻率將減小。振蕩器的頻率隨控制電壓變化的特性,往往用調諧靈敏度這一物理量來(lái)描述。調諧靈敏度用單位10-6/V表示。如果VCXO的牽引度為±100×10-6,控制電壓范圍為(0.5~4.5)V,則其調諧靈敏度等于50×10-6/V。要求控制電壓沒(méi)有噪聲或其它可能引起振蕩器頻率和輸出波形特性發(fā)生突變的瞬態(tài)過(guò)程,這一點(diǎn)很重要。為把噪聲減至最小,經(jīng)常采取的措施是在電路板上把模擬信號與數字信號分別接地。
5 相位噪聲和調制
一切振蕩器都有一些振幅調制噪聲和相位調制噪聲。VCXO的相位噪聲要受振蕩器電路結構和石英晶體的影響。VCXO電源的瞬態(tài)過(guò)程或波紋產(chǎn)生的調制還會(huì )使它的相位噪聲性能惡化。相位噪聲的均方根值是由相位噪聲頻譜在給定帶寬內求積分而推算出來(lái)的。相位噪聲是根據頻率相對于中心頻率的偏移量來(lái)界定的,用單位dBc/Hz表示。鎖相環(huán)電路使用的大多數VCXO器件必須具有良好的相位噪聲特性。如果應用上對相應噪聲有嚴格要求,選用VCXO時(shí)就一定要規定相位噪聲允許的范圍。
6 線(xiàn)性度
VCXO振蕩頻率隨控制電壓變化的函數關(guān)系是非線(xiàn)性的。設計優(yōu)良的VCXO,其頻率與控制電
壓的函數曲線(xiàn)接近直線(xiàn),偏離直線(xiàn)的范圍控制在
±10%以?xún)?。一般?lái)說(shuō),VCXO的牽引度越大,它的線(xiàn)性度就越差。大多數VCXO的頻率與控制電壓的函數曲線(xiàn)都具有正斜率而且是單調的。因此,當控制電壓增加時(shí),牽引度就變大。
7 控制電壓端口的輸入阻抗和調制帶寬2
當以10kHz速率進(jìn)行調制時(shí),VCXO控制電壓端口的輸入阻抗通常在50kΩ以上。生產(chǎn)廠(chǎng)商受到空間窄小的約束,不能在VCXO輸入端口采取充分的濾波措施來(lái)改進(jìn)它的調制帶寬和噪聲性能。VCXO典型的調制帶寬為直流至20kHz。調制頻率超過(guò)20kHz,VCXO輸出信號中可能會(huì )出現寄生響應。在某些場(chǎng)合,可以采取措施使輸入阻抗和調制帶寬滿(mǎn)足特殊需要。
8 絕對牽引范圍與標稱(chēng)振蕩頻率偏移的關(guān)系
在工業(yè)上,定義VCXO牽引度的方法有兩種。一種方法叫做絕對牽引范圍(APR)。這種方法定義的牽引度考慮了VCXO各相關(guān)因素產(chǎn)生的所有頻率變化,因而給出的是總的牽引范圍。簡(jiǎn)言之,APR定義的牽引度等于VCXO相對于標稱(chēng)振蕩頻率的頻移同穩定性、電壓變化、負載變化和老化特性等因素引起的頻率變化之和。例如,一個(gè)APR為±100×10-6的VCXO,它所追蹤的源信號在各種規定的工作條件下具有的最大頻率偏移將為±100×10-6。
定義VCXO牽引度的第二種方法僅僅考慮相對于標稱(chēng)振蕩頻率的頻率偏移。這種方法就沒(méi)有考慮總體穩定性或老化特性的影響。
9 頻率與價(jià)格的關(guān)系
VCXO采用基模晶體來(lái)獲得要求的牽引度值。對于30MHz以下頻率,VCXO運用標準圓形晶體設計。頻率超過(guò)30MHz后,標準基模晶體就很難制造。隨著(zhù)頻率的增加,晶體變得越來(lái)越薄,制造過(guò)程中的操作也更加困難。在30MHz以上的頻率基模工作就需采用反向臺面晶體。反向臺面晶體制造技術(shù)是一種較新的技術(shù),比傳統的標準晶體加工技術(shù)復雜。因此,高頻率產(chǎn)品的加工往往損耗也較大。一般來(lái)說(shuō),采用反向臺面晶體的高頻VCXO產(chǎn)品比使用標準圓形晶體的低頻VCXO產(chǎn)品價(jià)格貴。30MHz以上的VCXO產(chǎn)品價(jià)格較高也就不難理解了。
10 工作電壓與工作電流
VCXO的電源電壓及其允許的誤差范圍,常常同器件的額定電流或最大電流一起同時(shí)加以規定。隨著(zhù)電源電壓的降低(例如3.3V),控制電壓值也將減小。借助這種較低的控制電壓很難獲得大范圍的牽引度。如果VCXO是用小晶體封裝在小型表面組裝外殼內制成的話(huà),情況更是如此。
11 輸出要求
VCXO可提供適合TTL、ECL、CMOS等集成電路要求的多種輸出。設計人員要弄清楚設計的實(shí)際要求,只有這樣,才能為特定的應用選擇正確的輸出類(lèi)型。
12 波形要求
VCXO還對對稱(chēng)性、邏輯電平、上升時(shí)間、下降時(shí)間等波形參數作了規定?,F有VCXO產(chǎn)品可滿(mǎn)足TTL、ECL、CMOS等集成電路的波形參數要求。對上升時(shí)間、下降時(shí)間和對稱(chēng)性要求十分嚴格時(shí),要特別注意負載的大小和基準電平的高低,以免對廠(chǎng)商給出的參數值造成誤解。
鎖相環(huán)相關(guān)文章:鎖相環(huán)原理
評論