<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設計應用 > 利用低抖動(dòng)LVPECL扇出緩沖器增加時(shí)鐘源的輸出數

利用低抖動(dòng)LVPECL扇出緩沖器增加時(shí)鐘源的輸出數

作者: 時(shí)間:2012-12-07 來(lái)源:網(wǎng)絡(luò ) 收藏

器件連接/參考

本文引用地址:http://dyxdggzs.com/article/185528.htm

ADF4351:集成VCO的小數N分頻PLL合成器

ADCLK948:提供8路輸出的時(shí)鐘

評估和設計支持

電路評估板

ADF4351評估板(EVAL-ADF4351EB1Z)

ADCLK948評估板(ADCLK948/PCBZ)

設計和集成文件

原理圖、布局文件、物料清單

電路功能與優(yōu)勢

許多系統都要求具有多個(gè)系統時(shí)鐘,以便實(shí)現混合信號處理和定時(shí)。圖1所示電路將ADF4351集成鎖相環(huán)(PLL)和壓控振蕩器(VCO)與ADCLK948接口,后者可通過(guò)ADF4351的一路差分輸出提供多達八路差分、低電壓正射極耦合邏輯()輸出。

利用低抖動(dòng)LVPECL扇出緩沖器增加時(shí)鐘源的輸出數

現代數字系統經(jīng)常要求使用許多邏輯電平不同于的高質(zhì)量時(shí)鐘。為了確保在不喪失完整性的情況下準確地向其它電路元件配電,可能需要額外的緩沖。此處介紹ADF4351和ADCLK948時(shí)鐘之間的接口,并且測量結果表明與時(shí)鐘相關(guān)的加性抖動(dòng)為75 fs rms。

電路描述

ADF4351是一款寬帶PLL和VCO,由三個(gè)獨立的多頻段VCO組成。每個(gè)VCO涵蓋約700 MHz的范圍(VCO頻率之間有部分重疊)。這樣可提供2.2 GHz至4.4 GHz的基本VCO頻率范圍。低于2.2 GHz的頻率可使用ADF4351的內部分頻器生成。

要完成時(shí)鐘生成,必須使能ADF4351 PLL和VCO,且必須設置所需的輸出頻率。ADF4351的輸出頻率通過(guò)RFOUT引腳處的開(kāi)集輸出端提供,該引腳處需要一個(gè)并聯(lián)電感(或電阻)和一個(gè)隔直電容。

ADCLK948是一款SiGe時(shí)鐘扇出緩沖器,非常適合與ADF4351配合使用,因為其最大輸入頻率(4.5 GHz)剛好高于A(yíng)DF4351 (4.4 GHz)。寬帶均方根加性抖動(dòng)為75 fs。

為了模擬邏輯電平,需要向ADCLK948的CLK輸入端增加1.65 V的直流共模偏置電平。這可以通過(guò)使用電阻偏置網(wǎng)絡(luò )來(lái)實(shí)現。缺少直流偏置電路會(huì )導致ADCLK948輸出端的信號完整性降低。

常見(jiàn)變化

也可以使用ADF4350小數N分頻(137 MHz至4400 MHz)和ADF4360整數N分頻系列等其它集成VCO的頻率合成器。

與ADCLK948同一系列的其它可用時(shí)鐘扇出緩沖器有ADCLK946(6路LVPECL輸出)、ADCLK950(10路LVPECL輸出)及ADCLK954(12路LVPECL輸出)。

電路評估與測試

評估本電路時(shí),利用EVAL-ADF4351EB1Z板作為,并略作修改。EVAL-ADF4351EB1Z板使用標準ADF4351編程軟件,該軟件包含在評估板附帶的光盤(pán)上。此外還需要ADCLK948/PCBZ,并且無(wú)需修改便可以直接使用。

設備要求

需要以下設備:

. EVAL-ADF4351EB1Z評估板套件,含編程軟件

. ADCLK948PCBZ評估板

. 3.3 V電源

. 用于連接3.3 V電源和ADCLK948PCBZ的兩條電纜

. 兩條長(cháng)度相等且較短的SMA同軸電纜

. 高速示波器(2 GHz 帶寬)或等效器件

. RS FSUP26頻譜分析儀或等效器件

. 裝有Windows XP、Windows Vista(32位)或Windows 7(32位)的PC

需要使用SMA同軸電纜,以便將EVAL-ADF4351EB1Z的RFOUTA+和RFOUTA?引腳與ADCLK948PCBZ的CLK0和CLK0引腳相連。

功能框圖

本實(shí)驗中使用ADCLK948PCBZ和EVAL-ADF4351EB1Z。這些電路板通過(guò)一條SMA電纜連接至ADCLK948PCBZ,如圖1所示。

利用低抖動(dòng)LVPECL扇出緩沖器增加時(shí)鐘源的輸出數

開(kāi)始使用

UG-435用戶(hù)指南詳細說(shuō)明了EVAL-ADF4351EB1Z評估軟件的安裝和使用。UG-435還包含電路板設置說(shuō)明以及電路板原理圖、布局和物料清單。電路板上必要的修改是在隔直電容之后插入100 Ω電阻。這些電阻與3.3 V電源相連并接地。對RFOUTA+和RFOUTA-引腳都應該執行此操作,以提供1.65 V的共模電壓(高于所需的最低值1.5 V)。這樣可能就需要去除這些傳輸線(xiàn)附近的阻焊膜。

UG-068用戶(hù)指南包含關(guān)于A(yíng)DCLK948/PCBZ評估板操作的類(lèi)似信息。

邏輯電平測量

本例中,為準確測量高速邏輯電平,將Rohde Schwarz RTO1024示波器與兩個(gè)RT-ZS30有源探頭配合使用。

在PC上安裝ADF435x軟件,具體做法說(shuō)明如下:

1. 根據UG-435中的硬件驅動(dòng)程序說(shuō)明將EVAL-ADF4351EB1Z連接至PC。

2. 根據ADF435x軟件的屏幕截圖(見(jiàn)圖3)對ADF4351 PLL進(jìn)行編程。本例中選擇了1 GHz的RF頻率。

3. 用兩條長(cháng)度相等且較短的SMA電纜將EVAL-ADF4351EB1Z板的RFOUTA+和RFOUTA? SMA連接器與ADCLK948/PCBZ板的CLK0/CLK0 SMA連接器相連。


上一頁(yè) 1 2 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>