<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設計應用 > 相位相干FSK調制器(CN0186)

相位相干FSK調制器(CN0186)

作者: 時(shí)間:2012-12-11 來(lái)源:網(wǎng)絡(luò ) 收藏

電路功能與優(yōu)勢

本文引用地址:http://dyxdggzs.com/article/185525.htm

標準的單通道直接數字頻率合成器(DDS)不會(huì )以形式在不同頻率之間切換。根據設計,DDS頻率轉換具有“相位連續性”(如圖2所示)。不過(guò),圖1所示電路展示了如何配置AD9958/AD9959 多通道DDS,通過(guò)疊加多通道DDS輸出實(shí)現穩定的(頻移鍵控)調制器。

對于相同應用,與同步多個(gè)單通道器件相比,多通道DDS幾乎完全消除了通道間溫度和時(shí)序問(wèn)題。例如,多通道DDS輸出盡管相互獨立,但可共用芯片的同一系統時(shí)鐘邊沿。因此,與集成多通道DDS相比,多個(gè)芯片上的系統時(shí)鐘邊沿對溫度和電源偏差的追蹤性能要略差??傮w來(lái)看,多通道DDS更適合在疊加輸出端產(chǎn)生較理想的頻率轉換。

Figure 1. Setup for Phase Coherent FSK Modulator
圖1. 相位相干調制器設置(原理示意圖:未顯示去耦和所有連接)

電路描述

AD9520-x 時(shí)鐘發(fā)生器和分配IC通過(guò)高性能參考時(shí)鐘驅動(dòng)AD9958/AD9959,同時(shí)為數據流(屬于偽隨機序列(PRS))的數據來(lái)源提供時(shí)鐘。AD9520提供多種輸出邏輯選擇和延遲調整游標,以滿(mǎn)足FSK數據流與多通道AD9958/AD9959 DDS SYNC_CLK間的建立和保持時(shí)間要求。

AD9958內置兩個(gè)獨立且提供差分電流輸出的DDS通道。在電路中,那些電流輸出端通過(guò)預編程頻率(F1和F2)連在一起(疊加)。為選擇所需頻率,通道輸出端配有通過(guò)Profile引腳驅動(dòng)的開(kāi)/關(guān)功能。本例中,Profile引腳配置為驅動(dòng)各DAC輸入的乘法器以控制輸出幅度。

為此,各乘法器通過(guò)以下兩個(gè)Profile可選設置進(jìn)行預編程:零電平和滿(mǎn)量程。Profile引腳為邏輯低電平時(shí),將關(guān)閉DAC輸出端的正弦波,而邏輯高電平時(shí)則傳遞正弦波。該運算需要兩個(gè)互補輸入數據流以在兩個(gè)頻率間交替。

兩個(gè)DDS通道連續運行,產(chǎn)生頻率F1和F2。關(guān)閉功能使相應的DDS輸出靜音,從而產(chǎn)生相位相干FSK信號。

Figure 2. Phase Continuous vs. Phase Coherent Frequency Switching
圖2. 相位連續性與相位相干頻率切換的關(guān)系

四通道AD9959 DDS用于產(chǎn)生如圖3和圖4所示的未濾波波形。由于兩個(gè)未使用的通道可用作疊加輸出端兩個(gè)開(kāi)關(guān)頻率的相位基準,因此AD9959具有更好的相位相干開(kāi)關(guān)性能。上軌跡是表示相位相干開(kāi)關(guān)的疊加輸出。接下來(lái)的兩條軌跡是F1和F2的基準信號。下軌跡是在兩個(gè)頻率間交替的偽隨機序列(PRS)數據流。請注意,由于器件內的流水線(xiàn)延遲,PRS數據流邊沿與疊加輸出的頻率轉換并未對齊。

Figure 3. Measured Phase Coherent FSK Transition
圖3. 實(shí)測的相位相干FSK轉換

Figure 4. Measured Phase Coherent FSK Transition
圖4. 實(shí)測的相位相干FSK轉換

常見(jiàn)變化

ADI提供各種直接數字頻率合成器、時(shí)鐘分配芯片和時(shí)鐘緩沖器,用來(lái)設計基于DDS的時(shí)鐘發(fā)生器。



關(guān)鍵詞: 0186 FSK CN 相位相干

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>