<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 手機與無(wú)線(xiàn)通信 > 新品快遞 > Lyrtech推出SignalMaster Quad Virtex-4 和DRC Virtex-4系列高端產(chǎn)品

Lyrtech推出SignalMaster Quad Virtex-4 和DRC Virtex-4系列高端產(chǎn)品

——
作者: 時(shí)間:2006-12-13 來(lái)源: 收藏
繼11月份推出小型軟件無(wú)線(xiàn)電開(kāi)發(fā)平臺SFF SDR 之后,加拿大公司在本月又推出SignalMaster Quad Virtex-4 和DRC Virtex-4 系列產(chǎn)品,進(jìn)一步促進(jìn)了公司數字信號處理集成解決方案向更多領(lǐng)域的邁進(jìn)。

相比現有的SignalMaster Quad Virtex-II系列板卡,SignalMaster Quad Virtex-4 cPCI 開(kāi)發(fā)板在性能上有了很大的提高,通過(guò)其獨特的DSP+FPGA的結構,為復雜DSP算法的開(kāi)發(fā)與測試提供了一個(gè)高效的實(shí)時(shí)環(huán)境。板載的多片1-GHz TMS320C6416 DSP芯片互相連接,具有較強的多通道、高基帶處理能力。

SignalMaster Quad Virtex-4板卡上的芯片分為兩組,每一組有一片Virtex-4 LX FPGA和兩片C6416 DSP構成,這個(gè)芯片組具有16,000-MIPS/MMACS DSP處理能力和48-GMACS 基于FPGA的數字信號處理能力,使得SignalMaster Quad非常適合進(jìn)行Wi-Fi、WiMAX、基站原型開(kāi)發(fā)以及波形開(kāi)發(fā)(比如,利用VHS-ADC/DAC板卡進(jìn)行軟件無(wú)線(xiàn)電開(kāi)發(fā))。板載LX FPGA芯片帶有大量可用邏輯單元,特別適用于A(yíng)SIC的原型開(kāi)發(fā)。

SignalMaster Quad Virtex-4 板卡上的FPGA之間有高帶寬的RX/TX總線(xiàn) — RapidCHANNEL,通過(guò)RapidCHANNEL,SignalMaster Quad Virtex-4 板卡上的FPGA-DSP芯片組之間可以進(jìn)行連接,支持的全雙工數據傳輸速率保持在8 Gbps。這個(gè)連接給了開(kāi)發(fā)人員很大的靈活性,來(lái)把SignalMaster Quad Virtex-4上的兩片FPGA當作一個(gè)很好的資源,應用在各種對處理能力有較高需求的開(kāi)發(fā)工作中。SignalMaster Quad Virtex-4板卡上的兩個(gè)超寬帶LYRIO+接口支持的全雙工數據傳輸速率最小保持在12 Gbps,同時(shí)允許FPGA組與其它高性能模塊進(jìn)行數據通訊。

公司的副總裁Benoit Fleury說(shuō)“SignalMaster Quad Virtex-4產(chǎn)品的推出,使得Lyrtech公司在數字信號處理領(lǐng)域內的地位更加突出,這是一個(gè)非常先進(jìn)的DSP-FPGA混和開(kāi)發(fā)平臺,通過(guò)與Lyrtech其它產(chǎn)品的聯(lián)合使用,比如高性能I/O、ADC/DAC模塊,可以為世界范圍內的客戶(hù)提供一個(gè)功能強大的開(kāi)發(fā)平臺”

DRC Virtex-4是一個(gè)LYRIO+擴展模塊,與一些載板兼容,比如SignalMaster Quad Virtex-4板卡。這個(gè)模塊可以與載板之間進(jìn)行高速數據的傳輸,同時(shí)可連接多塊SignalMaster Quad Virtex-4板卡,或者 RapidCHANNEL I/O板卡,比如多通道數據轉換板卡VHS-ADC/DAC Virtex-4。

DRC Virtex-4板卡上配有一片Virtex-4 LX25或者SX35 FPGA。配有LX25 FPGA的DRC Virtex-4可以增加SignalMaster Quad Virtex-4板卡上的邏輯單元數目;配有SX35 FPGA的DRC Virtex-4可以增加SignalMaster Quad Virtex-4板卡上的DSP Slice 數目,以應用在DSP處理任務(wù)繁重的開(kāi)發(fā)工作中,比如數字下變頻濾波器的設計。DRC Virtex-4同樣可以連接一個(gè)SignalMaster Quad Virtex-4系統中的所有FPGA芯片,以便把這些芯片當作一個(gè)龐大的資源整體。

Lyrtech在中國的獨家代理恒潤科技表示,Lyrtech公司的產(chǎn)品為我們提供了從系統模型仿真到硬件快速功能驗證的無(wú)縫流程,幾個(gè)新產(chǎn)品的補充,使得這個(gè)流程的功能更強大,涉及到的開(kāi)發(fā)領(lǐng)域也會(huì )越來(lái)越多。隨著(zhù)國內企業(yè)自主創(chuàng )新能力的不斷增強,對于研發(fā)工具的需求也日益增長(cháng),相信Lyrtech公司的產(chǎn)品及其獨特的開(kāi)發(fā)流程一定會(huì )助大家一臂之力!

作為一家集研發(fā)工具代理、研發(fā)流程咨詢(xún)、產(chǎn)品研發(fā)和定制為一體的高科技服務(wù)公司,恒潤科技不斷與全球知名研發(fā)工具企業(yè)的合作,引入最新的工具,并致力于為國內客戶(hù)提供完整的研發(fā)平臺,依托此工程集成環(huán)境為用戶(hù)提供完善的咨詢(xún)項目服務(wù)及自主產(chǎn)品開(kāi)發(fā),為用戶(hù)提全方位的解決方案和技術(shù)支持。恒潤科技因其在電子、通信、航空航天和汽車(chē)行業(yè)的斐然業(yè)績(jì)和業(yè)務(wù)實(shí)力成為2005~2006年Lyrtech全球代理商銷(xiāo)售額增長(cháng)最快的公司。

談到2007年的產(chǎn)品發(fā)展計劃,Benoit Fleury 說(shuō)“Lyrtech Virtex-4 系列產(chǎn)品的推出,相信會(huì )讓大家有眼前一亮的感覺(jué),2007年我們會(huì )陸續給大家這樣一些驚喜。通過(guò)與恒潤科技的三年多的合作,我們的產(chǎn)品在中國已經(jīng)有了多個(gè)成功用戶(hù),Lyrtech希望在中國有更多的朋友!”


關(guān)鍵詞: Lyrtech

評論


技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>