基于創(chuàng )新器件的超低功耗的開(kāi)關(guān)電源設計
CAPZero可以有效隔離電阻R1和R2,使設計師能夠自由優(yōu)化C1、L1和其他輸入濾波元件的值。在增大X電容值同時(shí)不增加功耗的情況下,可以進(jìn)一步減小共模/差模扼流圈的值,甚至省去此類(lèi)元件。這樣不僅能節省空間和成本,而且還可以提高電源效率。本文引用地址:http://dyxdggzs.com/article/176222.htm
在消除市電輸入的電流消耗之后,接下來(lái)需要消除電路中的那些即使在待機狀態(tài)下也會(huì )連續消耗功率的其他元件的電流消耗。在較高功率應用中,在高壓母線(xiàn)與功率因數校正(PFC)和DC/DC轉換器的電源控制器之間可能存在多條信號通路。例如包括PFC系統中連接升壓控制器的前饋或反饋信號通路,以及雙開(kāi)關(guān)正向/LLC/半橋和全橋轉換器中的前饋信號通路。PI的第二款新產(chǎn)品是SENZero,它可以在不需要這些信號通路時(shí)將它們隔離,從而消除不必要的功率損耗。SENZero的典型應用如圖4所示。

圖4:SENZero的典型應用。
在該應用中,內部柵極驅動(dòng)和保護電路在檢測到VCC引腳電壓后,向內部的650 V MOSFET提供柵極驅動(dòng)信號。這種簡(jiǎn)單配置將系統VCC母線(xiàn)用作SENZero的輸入端,可輕松集成到現有系統中。VCC母線(xiàn)在電源進(jìn)入待機模式后關(guān)斷,從而關(guān)斷SENZero器件的MOSFET,使每個(gè)通路中的功耗大幅降低到500 μW以下。
通過(guò)使用像CAPZero和SENZero這樣的創(chuàng )新器件,電源設計師即可大幅降低空載和待機模式下的功耗水平。如果主流電源采用這些待機功耗接近于零的設計,那么它們在生產(chǎn)起來(lái)也會(huì )變得經(jīng)濟可行。對于歐盟委員會(huì )來(lái)說(shuō),實(shí)現在2020年之前將歐盟待機耗電量幾乎降低75%的目標是一件非常容易的事情。
評論