新型數字CCD相機及其圖像數據傳輸卡設計
lpm_ff_component3.clock = FVALT&STROBT&LVALT&
GP5 # GP5&VCLK
lpm_ff_component3.data0..0 = VSYNN
STROO = FVALT&STROBT&LVALT&GP5
A19..0 = lpm_counter_component.q19..0
lpm_counter_component.aclr = sclr
lpm_counter_component.clock=FVALT&STROBT&LVALT&
GP5 # GP5&VCLK
/WE = FVALT&LVALT&STROO
/OE = FVALT
FVTA = FVALT
/FVTA = FVALT
VCLK = lpm_counter_component1.q0..0
lpm_counter_component1.clock = VVCLK
VVCLK = CLK & GP5
2VCLK = VVCLK
F1 = A19&GP5
HSYNN =A5&A6&A7&A8&A9&GP5
VSYNN =A14&A15&A16&A17&A18&GP5
END
2.3 多層高速印制電路板設計
筆者研制的圖像數據傳輸卡的印制板設計為四層板,除了頂層和低層外,單獨設計了電源和地層,這是基于PCI總線(xiàn)板卡的基本要求。另外,由于卡上的數據、地址及控制信號多為高速信號,在進(jìn)行印制板設計時(shí),還必須注意以下幾點(diǎn):
?PCI橋引腳的最大走線(xiàn)長(cháng)度限于1.5英寸,CLK信號走線(xiàn)長(cháng)度限于2.5±0.1英寸,且只連接一個(gè)負載;
?板上的共享PCI信號線(xiàn)的無(wú)負載特性阻抗(Z0)應控制在60~100Ω;
?PCI控制信號應考慮上拉電阻;
?每個(gè)電源引腳都要對地去耦合,處理開(kāi)關(guān)電流的沖擊。一般跨接0.01μF高頻去耦電容;
?采集卡應遵守最大引腳電容小于10pF的限制;
?共享的PCI信號在板上,只能帶一個(gè)負載。
在深入研究了數字CCD相機接口要求的基礎上,按照以上的設計原理,自行研制成功基于PCI總線(xiàn)的、適用于多相機同時(shí)曝光的圖像數據傳輸卡。該卡在機載多波段偏振成像系統原理樣機中成功地通過(guò)了調試。測試數據表明,圖像數據傳輸卡能夠滿(mǎn)足系統的設計要求。
評論