<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
關(guān) 閉

新聞中心

EEPW首頁(yè) > 工控自動(dòng)化 > 設計應用 > 基于DDS的高速定時(shí)同步方法

基于DDS的高速定時(shí)同步方法

作者: 時(shí)間:2012-07-20 來(lái)源:網(wǎng)絡(luò ) 收藏

2 直接數字頻率合成
直接數字頻率合成()用于實(shí)現鎖相環(huán)的VCO。的原理如圖2所示。

本文引用地址:http://dyxdggzs.com/article/160293.htm

d.JPG


由相位累加器、正弦表、DAC和濾波器組成。相位累加器長(cháng)度為N位,顯然2N相當于360°(2π rad)。DDS是以系統時(shí)鐘頻率fs對相位進(jìn)行等間隔的采樣,每個(gè)系統時(shí)鐘周期Ts輸出頻率fo的相位增量為FW×2π/2N。完成一整周正弦輸出需要2π/(FW×2π/2N),即2N/FW個(gè)系統時(shí)鐘周期,可以得到輸出頻率:
e.JPG
由式(5)可知,相位累加器的長(cháng)度N越大,DDS的頻率分辨率越高。如果將相位累加器全部字長(cháng)作為正弦表的地址將會(huì )占用很大的存儲空間,一般只選取最高的W位。這樣既獲得了高的頻率分辨,又節省了存儲空間。正弦表的輸出經(jīng)DAC變?yōu)槟M信號,再由濾波器濾除DAC采樣時(shí)鐘的諧波得到期望的輸出頻率fo。
目前DDS技術(shù)已經(jīng)比較成熟,已有很多DDS芯片可供選持。AD9912是AnaLog Devices的高性能DDS器件,其系統時(shí)鐘高達1 GHz,相位累加器高達48位。由式(5)可知其頻率分辨優(yōu)于4μHz,足夠滿(mǎn)足一般通信系統的要求。

3 DDS的
數據傳輸的數據速率為300 Mb/s,調制體制采用QPSK。QPSK兼顧了頻率效率和帶寬效率,是數據傳輸中應用最廣泛的調制體制。鎖相環(huán)的鑒相器采用Gardner算法。Gardher算法提取時(shí)鐘誤差獨立于載波相位,即時(shí)不需先進(jìn)行載波同步。Gardner算法每個(gè)符號只需兩個(gè)采樣點(diǎn),即只要求采樣速率是符號速率的兩倍。QPSK的Gardner定時(shí)誤差表達式為:
f.JPG
式中:y1(r),yQ(r)表示I,Q兩路第r個(gè)符號判決時(shí)刻樣點(diǎn)值;y1(r-1/2),yQ(r-1/2)表示介于第r個(gè)符號和第r-1個(gè)符號中間的樣點(diǎn)值。
DDS的定時(shí)同步原理框圖如圖3所示。

g.JPG


中頻輸入與本振在正交解調器內混頻解出QPSK的I,Q兩條支路信號。QPSK每條支路的數據速率為其總速率的1/2,故I,Q的速率為150 Mb/s。ADC對I,Q兩路分別采樣,采樣時(shí)鐘頻率為300MHz(支路數據速率的2倍),采樣時(shí)鐘由DDS產(chǎn)生。ADC采樣后的信號送到FPGA進(jìn)行處理,FPGA選為Xilinx公司Virtex-5系列中的XC5VSX95T,其內部豐富的DSP資源適合算法實(shí)現。在FPGA內,I,Q采樣信號首先進(jìn)行平方根升余弦匹配濾波,然后送到Gardner鑒相器提取相位誤差。相位誤差累加后以較低的100kHz速率送給環(huán)路濾波器進(jìn)行更新。選ζ=0.707,ωn=100Hz,由式(4)可汁算出環(huán)路濾波器的參數C1和C2。環(huán)路濾波器輸出的頻率控制字送到DDS調整其輸出采樣時(shí)鐘相位完成定時(shí)同步環(huán)路的閉環(huán)控制。

4 結論
定時(shí)同步是高速數據傳輸的一項關(guān)鍵技術(shù)。在對鎖相環(huán)和DDS原理分析的基礎上提出了DDS的高速定時(shí)同步,采用該設計了300Mb/s解調器進(jìn)行實(shí)驗測試,取得了滿(mǎn)意的結果?;贒DS的高速定時(shí)同步方法也適用于更高速率的數據解調,為高速數據傳輸方案設計提供了參考。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: 同步 方法 定時(shí) 高速 DDS 基于

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>